位置:51电子网 » 技术资料 » 接口电路

设计顶层文件

发布时间:2018/2/28 21:37:04 访问次数:650

   设计顶层文件。 OCP2020在新文件的顶层窗口,用原理图法调用已做好的5件符号,画出顶层电路的设计图,如图5,3,56图形编辑窗口中所示,并取名存到路径D∶/cnt z bcd中,并设置为当前的顶层工程项目。

     

   图5356 顶层文件原理图法设计及其全程编译通过的报告

   选择FPGA器件型号,结合所用实验箱的具体情况锁定各个信号的引脚,再编译,通过后,仿真波形如图53.57所示。①图中sEG7BUs就是输出的7段信号ABCDEFG,是将A、B、C、D、E、F、G全选中后命名成总线以利于观察;②总线QH、QL随CTIN信号在计数;③输出7段信号SEG7BUS在变化,这是由于sEL的变化,使数据选择器mux84选择不同的BCD位数据,译码器又将选出的BCD数据译为7段数码信号SEG7BUs,当SEL=0时输出显示的是个位QL对应的7段码、当sEL=1时输出显示的是十位QH对应的7段码。只要sEL的扫描频率不低于24Hz,利用人眼的视觉暂留原理,人眼就不会感觉至:扫描显示时的闪烁。仔细分析顶层仿真波形并结合图5.351顶层框图中的外围电路原理,可t顶昙系统的功能正常。然后进行下载,再进行硬件功能的测试(此处略)。


   设计顶层文件。 OCP2020在新文件的顶层窗口,用原理图法调用已做好的5件符号,画出顶层电路的设计图,如图5,3,56图形编辑窗口中所示,并取名存到路径D∶/cnt z bcd中,并设置为当前的顶层工程项目。

     

   图5356 顶层文件原理图法设计及其全程编译通过的报告

   选择FPGA器件型号,结合所用实验箱的具体情况锁定各个信号的引脚,再编译,通过后,仿真波形如图53.57所示。①图中sEG7BUs就是输出的7段信号ABCDEFG,是将A、B、C、D、E、F、G全选中后命名成总线以利于观察;②总线QH、QL随CTIN信号在计数;③输出7段信号SEG7BUS在变化,这是由于sEL的变化,使数据选择器mux84选择不同的BCD位数据,译码器又将选出的BCD数据译为7段数码信号SEG7BUs,当SEL=0时输出显示的是个位QL对应的7段码、当sEL=1时输出显示的是十位QH对应的7段码。只要sEL的扫描频率不低于24Hz,利用人眼的视觉暂留原理,人眼就不会感觉至:扫描显示时的闪烁。仔细分析顶层仿真波形并结合图5.351顶层框图中的外围电路原理,可t顶昙系统的功能正常。然后进行下载,再进行硬件功能的测试(此处略)。


相关技术资料
2-28设计顶层文件
相关IC型号
OCP2020
暂无最新型号

热门点击

 

推荐技术资料

耳机放大器
    为了在听音乐时不影响家人,我萌生了做一台耳机放大器的想... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!