使用嵌入式逻辑分析仪
发布时间:2018/2/28 21:08:29 访问次数:457
利用Quartus II中的嵌入式逻辑分析仪si驷alTap Ⅱ可以在实际设计或应用中,OBF212-42L1533A20将硬件系统中测得的样本信号暂存于嵌入式RAM(如EP4CE40F29C6芯片中的M9K)中,然后通过器件的JTAG端口将采集的硬件系统工作信息传入计算机,进行显示和分析。
调入待测信号:在SignalTap Ⅱ编辑器的Instance栏内,单击auto sigllaltap0,并更改其为cllt10,此时其下面栏目亦同时更名为cllt10栏。双击左中部cnt1o栏中窗口的空白处,弹出NodeFindcr对话框。首先在Filtcr栏,通过右方下拉块,选择Pins∶all,然后单击h“按钮,在Nodes Found中出现与此工程相关的所有节点信号,如图5.3。绲所示。选择输出信号数组qotlt、进位信号cout,单击¨⒈按钮,将选中估号移入se1ectcd Nodes窗口中,然后单击oK按钮确认,关闭Node Fi11der
对话框。此时在siglla1Tap Ⅱ编辑器的cnt1o栏窗口中会出现被调入的信号。
利用Quartus II中的嵌入式逻辑分析仪si驷alTap Ⅱ可以在实际设计或应用中,OBF212-42L1533A20将硬件系统中测得的样本信号暂存于嵌入式RAM(如EP4CE40F29C6芯片中的M9K)中,然后通过器件的JTAG端口将采集的硬件系统工作信息传入计算机,进行显示和分析。
调入待测信号:在SignalTap Ⅱ编辑器的Instance栏内,单击auto sigllaltap0,并更改其为cllt10,此时其下面栏目亦同时更名为cllt10栏。双击左中部cnt1o栏中窗口的空白处,弹出NodeFindcr对话框。首先在Filtcr栏,通过右方下拉块,选择Pins∶all,然后单击h“按钮,在Nodes Found中出现与此工程相关的所有节点信号,如图5.3。绲所示。选择输出信号数组qotlt、进位信号cout,单击¨⒈按钮,将选中估号移入se1ectcd Nodes窗口中,然后单击oK按钮确认,关闭Node Fi11der
对话框。此时在siglla1Tap Ⅱ编辑器的cnt1o栏窗口中会出现被调入的信号。
上一篇:单击诩按钮弹出编程窗口
上一篇: 设置Signa丨Tap"的信号配置参数