给出各功能模块的HDL程序
发布时间:2018/1/26 12:27:07 访问次数:494
给出各功能模块的HDL程序。 R5G05000N200NS
给出各功能模块电路的仿真结果。
画出顶层电路的原理图。
给出下载至实验箱后电路的调试结果。
总结实验过程中遇到的问题及解决问题的方法。
多功能数字钟的EDA设计
一、实验目的
1.掌握较为复杂的数字逻辑系统的设计方法。
2.进一步学习用HDL描述逻辑电路。
3.学习采用层次化的方法设计逻辑电路。
二、实验要求
1.设计一个具有校时、校分,清零,保持和整点报时等功能的 数字钟。基于Quartus II软件或其他EDA软件完成电路设计。
2.对该电路系统采用层次化的方法进行设计,要求设计层次清晰、合理。
3.完成顶层电路原理图的设计,编写相应功能模块的HDL设计程序。
4.对该电路系统进行功能仿真。
5.根据EDA实验开发系统上的CPLD/FPGA芯片进行适配,生成配置文件或JEDEC文件。
6.将配置文件或JEDEC文件下载到EDA实验开发系统。
7.在EDA实验开发系统上调试、验证电路功能。
给出各功能模块的HDL程序。 R5G05000N200NS
给出各功能模块电路的仿真结果。
画出顶层电路的原理图。
给出下载至实验箱后电路的调试结果。
总结实验过程中遇到的问题及解决问题的方法。
多功能数字钟的EDA设计
一、实验目的
1.掌握较为复杂的数字逻辑系统的设计方法。
2.进一步学习用HDL描述逻辑电路。
3.学习采用层次化的方法设计逻辑电路。
二、实验要求
1.设计一个具有校时、校分,清零,保持和整点报时等功能的 数字钟。基于Quartus II软件或其他EDA软件完成电路设计。
2.对该电路系统采用层次化的方法进行设计,要求设计层次清晰、合理。
3.完成顶层电路原理图的设计,编写相应功能模块的HDL设计程序。
4.对该电路系统进行功能仿真。
5.根据EDA实验开发系统上的CPLD/FPGA芯片进行适配,生成配置文件或JEDEC文件。
6.将配置文件或JEDEC文件下载到EDA实验开发系统。
7.在EDA实验开发系统上调试、验证电路功能。
上一篇:步长可控的可逆计数电路
上一篇:设计要求具有如下的基本功能
热门点击
- 单相桥式全控整流电路带阻感负载电路
- GTO晶闸管的主要参数
- 三相桥式全控整流电路的原理图
- 绕焊通常是为了增加焊接点的强度
- 测量电阻时,首先要选择适当的倍率挡
- 整机测试与调整
- 液晶屏组件安装
- GTR的主要参数
- 1GBT的基本特性
- 电子产品调试工艺
推荐技术资料
- Seeed Studio
- Seeed Studio绐我们的印象总是和绘画脱离不了... [详细]