把数据线拉到低电平然后释放
发布时间:2016/10/25 21:23:15 访问次数:860
写时间时序:当主机把数据从逻辑高电平拉到逻辑低电平的时候,写时间隙开始。有LAL2027-50两种写时间隙,即写1时间隙和写0时间隙。所有写时间隙必须最少持续ωu,包括两个写周期至少1灬的恢复时间。I/0线电平变低后,Ds18B⒛在一个15~ωILs的窗口内对I/0线采样。如果线上事高电平,就是写1,如果是低电平,就是写0。主机要生成一个写时间隙,必须把数据线拉到低电平然后释放,在写时间隙开始后的15灬内允许数据线拉到高电平。主机要生成一个写0时间隙,必须把数据线拉到低电平并保存ωu。
每个读时隙都由主机发起,至少拉低总线1u,在主机发起读时序之后,单总线器件才开始在总线上发送0或1。所有读时序至少需要ωu。源程序:假设要写1B的数据,且数据放在A中。读时间时序:当从DS18B⒛读数据时,主机生成读时间隙。当主机把数据从高电平拉到低电平时,写时间隙开始,数据线必须保持至少1灬;从DS18B20输出的数据在读时间隙的下降沿出现后15△s内有效。
因此,主机在读时间隙开始后必须把I/0脚驱动拉为的电平保持15u,以读取I/0脚状态。在读时间隙的结尾,I/O引脚将被外部上电阻拉到高电平。所有读时间隙必最少ωu,包括两个读周期至少1u的恢复时间。
写时间时序:当主机把数据从逻辑高电平拉到逻辑低电平的时候,写时间隙开始。有LAL2027-50两种写时间隙,即写1时间隙和写0时间隙。所有写时间隙必须最少持续ωu,包括两个写周期至少1灬的恢复时间。I/0线电平变低后,Ds18B⒛在一个15~ωILs的窗口内对I/0线采样。如果线上事高电平,就是写1,如果是低电平,就是写0。主机要生成一个写时间隙,必须把数据线拉到低电平然后释放,在写时间隙开始后的15灬内允许数据线拉到高电平。主机要生成一个写0时间隙,必须把数据线拉到低电平并保存ωu。
每个读时隙都由主机发起,至少拉低总线1u,在主机发起读时序之后,单总线器件才开始在总线上发送0或1。所有读时序至少需要ωu。源程序:假设要写1B的数据,且数据放在A中。读时间时序:当从DS18B⒛读数据时,主机生成读时间隙。当主机把数据从高电平拉到低电平时,写时间隙开始,数据线必须保持至少1灬;从DS18B20输出的数据在读时间隙的下降沿出现后15△s内有效。
因此,主机在读时间隙开始后必须把I/0脚驱动拉为的电平保持15u,以读取I/0脚状态。在读时间隙的结尾,I/O引脚将被外部上电阻拉到高电平。所有读时间隙必最少ωu,包括两个读周期至少1u的恢复时间。
热门点击
- EsD敏感符号和EsD防护符号
- 集电极一发射极间电压VCEO
- ⅤGA
- 视觉函数
- 通常风力发电机的叶片采用玻璃纤维或高强度复合
- 风力发电机的风轮转速若随风速改变
- FED与CRT的不同点
- 标准照明体C和C光源
- 根据DS18B20的通信协议
- 清洁焊盘
推荐技术资料
- 泰克新发布的DSA830
- 泰克新发布的DSA8300在一台仪器中同时实现时域和频域分析,DS... [详细]