位置:51电子网 » 技术资料 » EDA/PLD

分层式电路图设计(Hierarclucal designs)

发布时间:2016/2/22 21:15:23 访问次数:893

   分层式电路图设计(Hierarclucal designs):对较大规模电路的另一种处理方法是采用分层结构, P0300SA对应于设计一个复杂系统时通常采用的自上而下的设计方法。采用这种方法时,首先用框图形式设计出总体结构,存放总体结构图文件的子目录称为根图纸目录(root schematic folder);然后分别设计每一个框图代表的电路结构。每一个框图的设计图纸中可能还包括下一层框图……按分层关系将子电路框图逐级细分,直到最底一层完全为某一个子电路的具体电路图。

   按调用关系的不同,分层电路图结构又细分如下。

   ●简单分层式电路设计(Simple hierarchical designs):不同层次子电路框图内部包含的各种子

   电路框图或具体子电路都不相同,即每一个子电路框图或子电路只被调用一次。

   ●复合分层式电路设计( Complex hierarchies):某些层次框图中含有相同的子框图或子电路。

   这些相同的部分用一个子电路框图表示,该子电路框图在多处被调用。

   说明:由于本书重点介绍PSpice的应用,因此本章只结合单页图纸鲒构介绍电路图的生成方法。关于拼接式和分层式设计的电路图生成方法,可参阅参考资料【1】和[10]。

   一幅电路图页( Schematic Page):绘制电路图的一页图纸。

   一个层次电路图( Schematic Folder):指分层式电路图结构中同一个层次上的所有电路图。一个层次电路图可以包括一幅或多幅电路图页。

   电路设计专用元器件符号库(Design Cache):电路设计中,主要从Capture符号库(Library)调用元器件符号。完成电路设计后,将自动生成一个由该设计中采用的各种元器件符号组成的只适用于该电路设计的符号库,称为Design Cache。该符号库与相应的电路设计一起保存。

   分层式电路图设计(Hierarclucal designs):对较大规模电路的另一种处理方法是采用分层结构, P0300SA对应于设计一个复杂系统时通常采用的自上而下的设计方法。采用这种方法时,首先用框图形式设计出总体结构,存放总体结构图文件的子目录称为根图纸目录(root schematic folder);然后分别设计每一个框图代表的电路结构。每一个框图的设计图纸中可能还包括下一层框图……按分层关系将子电路框图逐级细分,直到最底一层完全为某一个子电路的具体电路图。

   按调用关系的不同,分层电路图结构又细分如下。

   ●简单分层式电路设计(Simple hierarchical designs):不同层次子电路框图内部包含的各种子

   电路框图或具体子电路都不相同,即每一个子电路框图或子电路只被调用一次。

   ●复合分层式电路设计( Complex hierarchies):某些层次框图中含有相同的子框图或子电路。

   这些相同的部分用一个子电路框图表示,该子电路框图在多处被调用。

   说明:由于本书重点介绍PSpice的应用,因此本章只结合单页图纸鲒构介绍电路图的生成方法。关于拼接式和分层式设计的电路图生成方法,可参阅参考资料【1】和[10]。

   一幅电路图页( Schematic Page):绘制电路图的一页图纸。

   一个层次电路图( Schematic Folder):指分层式电路图结构中同一个层次上的所有电路图。一个层次电路图可以包括一幅或多幅电路图页。

   电路设计专用元器件符号库(Design Cache):电路设计中,主要从Capture符号库(Library)调用元器件符号。完成电路设计后,将自动生成一个由该设计中采用的各种元器件符号组成的只适用于该电路设计的符号库,称为Design Cache。该符号库与相应的电路设计一起保存。

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!