XC25BS5/XC25BS7 PLL时钟发生器
发布时间:2011/6/30 10:50:15 访问次数:1042
XC25BS5 PLL时钟发生器电路的基本特性:
XC25BS5系列为高频、低功耗PLL时钟发生器IC,具有分频电路和倍频PLL电路。Ql的输出从输入基准频率(fo)、输入基准频率/2 (fo/2)、地(CND)、和比较频率(fo/M)来选择。
1) 输出频率范围:3—30MHz(QO为fCLKinN/M);
2) 输入频率(fCLKin)范围:12kHz~ 35MHz;
3) 分频因子(M)能够从1.3~2047分频中选择;
4) 倍频困子(N)能够从6-2047倍频中选择;
5)输出三态;
6)操作电压范围:2.97~5.5V;
7)低功耗:CMOS;
8)比较频率范围:12~500kHz。
XC25BS7 PLL时钟发生器电路的基本特性:
XC25BS7系列是内置分频、倍频电路,在整个频率范围内保持低消耗电流,具有超小型封装的PLL时钟发生器IC。输出时钟(fQO)的频率为标准时钟输入频率乘以N/M的比值(即fQO=fCLKinN/M)。当CE端子输入低电平时,整个芯片停止工作,此时芯片的消耗电流会低于10μA,待机时输出为高阻抗。
1) 时钟输入频率范围:32kHz~36MHz;
2) 时钟输出频率范围:1~100MHz(fQO=fCLKinN/M);
3) 输入端分频比(M)、输出端分频比(N)的值均可以在l~256范围内通过激光微调方式自由选择;
4) 工作电压范围:2.50~5.50V;
5) 低消耗电流CMOS,带待机控制功能。
XC25BS5 PLL时钟发生器电路的基本特性:
XC25BS5系列为高频、低功耗PLL时钟发生器IC,具有分频电路和倍频PLL电路。Ql的输出从输入基准频率(fo)、输入基准频率/2 (fo/2)、地(CND)、和比较频率(fo/M)来选择。
1) 输出频率范围:3—30MHz(QO为fCLKinN/M);
2) 输入频率(fCLKin)范围:12kHz~ 35MHz;
3) 分频因子(M)能够从1.3~2047分频中选择;
4) 倍频困子(N)能够从6-2047倍频中选择;
5)输出三态;
6)操作电压范围:2.97~5.5V;
7)低功耗:CMOS;
8)比较频率范围:12~500kHz。
XC25BS7 PLL时钟发生器电路的基本特性:
XC25BS7系列是内置分频、倍频电路,在整个频率范围内保持低消耗电流,具有超小型封装的PLL时钟发生器IC。输出时钟(fQO)的频率为标准时钟输入频率乘以N/M的比值(即fQO=fCLKinN/M)。当CE端子输入低电平时,整个芯片停止工作,此时芯片的消耗电流会低于10μA,待机时输出为高阻抗。
1) 时钟输入频率范围:32kHz~36MHz;
2) 时钟输出频率范围:1~100MHz(fQO=fCLKinN/M);
3) 输入端分频比(M)、输出端分频比(N)的值均可以在l~256范围内通过激光微调方式自由选择;
4) 工作电压范围:2.50~5.50V;
5) 低消耗电流CMOS,带待机控制功能。
上一篇:XC2173内置基频晶体振荡电路
上一篇:MC74HC4046A锁相环