Xilinx FPGA 硬件
发布时间:2011/6/8 9:34:31 访问次数:927
主要的产品功能包括以下能力:
· 使用适用于 Spartan 和 Virtex 类设备的 FPGA 开发板(包括 Virtex-6 ML605 开发板),验证 MATLAB 代码和 Simulink 模型的 HDL 实现。
· 使用 Mentor craphics ModelSim、Mentor Graphics Questa 和 cadence Design Systems Incisive Enterprise Simulator 的协同仿真,验证 MATLAB 代码和 Simulink 模型的 HDL 实现。
· 生成适用于 SystemC 虚拟原型环境的 TLM 2.0 组件。
mentorks日前宣布适用于 Xilinx FPGA 开发板且新添了 FPGA 在环 (FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程师们能够在使用 Simulink 作为系统级测试台架的同时,以硬件速度验证其设计。
EDA Simulator Link 支持 HDL 验证选项全集使用在 MATLAB 和 Simulink 中创建的算法,而 FIL 的引入则进一步补充了这一全集。基于 FPGA 的验证不仅提供了比 HDL 仿真器高得多的运行时性能,而且增强了算法的实际应用效果。
主要的产品功能包括以下能力:
· 使用适用于 Spartan 和 Virtex 类设备的 FPGA 开发板(包括 Virtex-6 ML605 开发板),验证 MATLAB 代码和 Simulink 模型的 HDL 实现。
· 使用 Mentor craphics ModelSim、Mentor Graphics Questa 和 cadence Design Systems Incisive Enterprise Simulator 的协同仿真,验证 MATLAB 代码和 Simulink 模型的 HDL 实现。
· 生成适用于 SystemC 虚拟原型环境的 TLM 2.0 组件。
mentorks日前宣布适用于 Xilinx FPGA 开发板且新添了 FPGA 在环 (FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程师们能够在使用 Simulink 作为系统级测试台架的同时,以硬件速度验证其设计。
EDA Simulator Link 支持 HDL 验证选项全集使用在 MATLAB 和 Simulink 中创建的算法,而 FIL 的引入则进一步补充了这一全集。基于 FPGA 的验证不仅提供了比 HDL 仿真器高得多的运行时性能,而且增强了算法的实际应用效果。
上一篇:Fox:XpressO振荡器
上一篇:绝对线性位置传感器IC
热门点击
- S3C44B0X
- ATSHA204
- IEC 61508 SIL 3
- RFM23B
- TMS320C6678 DSP(TI)
- IDT Tsi721
- 嵌入式Linux内核
- C8051F38
- 英特尔处理器 3400
- arm9S3C2440
推荐技术资料
- DFRobot—玩的就是
- 如果说新车间的特点是“灵动”,FQPF12N60C那么... [详细]