无线网卡模块TNET11OOB
发布时间:2008/12/17 0:00:00 访问次数:696
对于无线信号的收发采用无线网卡模块tnet1100b实现。tnet1100b是ti公司最近推出的遵循802.11b通信 标准的无线信号收发芯片。其主要特点如下。
(1)主机接口。支持33mhz、32位poi和pcpi接口;提供16位从设备操作方式;支持pcm或者cf卡接口;可 以和omap无缝连接。
(2)与处理器接口。支持usb1.1从设各接口;具有dma和总线传输方式。
(3)接入层。内置44mhz的arm7处理器;片内64k字节ram;硬件接人协议管理;硬件实现ack、rts、cts 等at命令;动态分配收发信道。
(4)基带层。多种可选择的数据传输速率;支持802.11b;可以调整500ns的多通道延迟。
(5)射频层。内置8位22mhz的ad、内置lo位44mhz的da、具有ago和apc功能。
tnet1100b的内部功能如图1所示。从图中可以看出,tnet1100b主要由射频信号处理单元、基带信号处理 单元、中间接人控制单元以及嵌入式cpu、ram、硬件接口、时钟管理模块等多个部分组成
图1 tnet11oob的功能框图
射频信号处理单元实现无线信号的接收和发送。集成有一个8位22mhz的模数转换器ad和一个10位44mhz的 数模转换器da,ad/da都具有自动增益控制功能,da还具有功率控制功能。射频信号处理单元还提供可调的 参考时钟,为ad的全速、半速时钟或者其1/4分频时钟,分别对应为22mhz、llmhz和5,5mhz。
基带信号处理单元实现基带信号的调制解调。支持ieee std的802.llb协议。基带单元的数据速率可以 和射频单元的时钟一致,也可以设置成较低的lmb/s或者zmb/s。较低速率下的基带信号为了和射频单元进 行通信,发送数据时采用插值滤波,使得低速率信号变成高速率信号;同样,接收数据时采用抽取滤波,使得高速率信号变成低速率信号。
中间接入控制单元完成射频单元和基带单元与处理器的逻辑控制,以及处理器、ram、时钟以及与外设的 硬件接口的控制。处理器为44mhz主频的armttdmi嵌入式处理器,ram容量为64k byte,可以动态分配接收 和发送数据所占用的块。接人单元响应硬件产生的应答ack、请求发送rts、清除发送cts等modem命令。接 入单元还具有对接收数据包的解析功能,具有64、128或者256位的加密/解码密钥注入功能。
主机硬件接口支持33mhz的pc12.2协议或者usbi.1接口,数据通信可以使用dma后台方式传输。为了支持 usb接口,tnet1100b专门配有一个48mhz的时钟接口。此外,为了嵌人式cpu保持实时时钟,tnetll00b配有 sleep时钟接口,该时钟信号需要配置电池。这样,系统在断电情况下,依靠电池仍然保持准确的时钟信号 。实时时钟在电池情况下功耗极低,功耗为12uw。
欢迎转载,信息来源维库电子市场网(www.dzsc.com)
对于无线信号的收发采用无线网卡模块tnet1100b实现。tnet1100b是ti公司最近推出的遵循802.11b通信 标准的无线信号收发芯片。其主要特点如下。
(1)主机接口。支持33mhz、32位poi和pcpi接口;提供16位从设备操作方式;支持pcm或者cf卡接口;可 以和omap无缝连接。
(2)与处理器接口。支持usb1.1从设各接口;具有dma和总线传输方式。
(3)接入层。内置44mhz的arm7处理器;片内64k字节ram;硬件接人协议管理;硬件实现ack、rts、cts 等at命令;动态分配收发信道。
(4)基带层。多种可选择的数据传输速率;支持802.11b;可以调整500ns的多通道延迟。
(5)射频层。内置8位22mhz的ad、内置lo位44mhz的da、具有ago和apc功能。
tnet1100b的内部功能如图1所示。从图中可以看出,tnet1100b主要由射频信号处理单元、基带信号处理 单元、中间接人控制单元以及嵌入式cpu、ram、硬件接口、时钟管理模块等多个部分组成
图1 tnet11oob的功能框图
射频信号处理单元实现无线信号的接收和发送。集成有一个8位22mhz的模数转换器ad和一个10位44mhz的 数模转换器da,ad/da都具有自动增益控制功能,da还具有功率控制功能。射频信号处理单元还提供可调的 参考时钟,为ad的全速、半速时钟或者其1/4分频时钟,分别对应为22mhz、llmhz和5,5mhz。
基带信号处理单元实现基带信号的调制解调。支持ieee std的802.llb协议。基带单元的数据速率可以 和射频单元的时钟一致,也可以设置成较低的lmb/s或者zmb/s。较低速率下的基带信号为了和射频单元进 行通信,发送数据时采用插值滤波,使得低速率信号变成高速率信号;同样,接收数据时采用抽取滤波,使得高速率信号变成低速率信号。
中间接入控制单元完成射频单元和基带单元与处理器的逻辑控制,以及处理器、ram、时钟以及与外设的 硬件接口的控制。处理器为44mhz主频的armttdmi嵌入式处理器,ram容量为64k byte,可以动态分配接收 和发送数据所占用的块。接人单元响应硬件产生的应答ack、请求发送rts、清除发送cts等modem命令。接 入单元还具有对接收数据包的解析功能,具有64、128或者256位的加密/解码密钥注入功能。
主机硬件接口支持33mhz的pc12.2协议或者usbi.1接口,数据通信可以使用dma后台方式传输。为了支持 usb接口,tnet1100b专门配有一个48mhz的时钟接口。此外,为了嵌人式cpu保持实时时钟,tnetll00b配有 sleep时钟接口,该时钟信号需要配置电池。这样,系统在断电情况下,依靠电池仍然保持准确的时钟信号 。实时时钟在电池情况下功耗极低,功耗为12uw。
欢迎转载,信息来源维库电子市场网(www.dzsc.com)
上一篇:无线网卡系统硬件设计
上一篇:无线局域网标准