EDA典型单元电路的可逆计数器
发布时间:2008/10/13 0:00:00 访问次数:595
所谓可逆计数器,就是根据计数控制信号的不同,在时钟脉冲作用下,计数器可以进行加1或者减1操作的一种计数器。可逆计数器有一个特殊的控制端,这就是dr端。当dir='0'时,计数器进行加1操作,当dir='1'时,计数器就进行减1操作。
【例】 用vhdl设计一个八进制可逆计数器,并使用max+p1us ⅱ进行仿真。
仿真结果如图所示。
如图 八进制可逆计数器bcnt8的仿真波形
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
所谓可逆计数器,就是根据计数控制信号的不同,在时钟脉冲作用下,计数器可以进行加1或者减1操作的一种计数器。可逆计数器有一个特殊的控制端,这就是dr端。当dir='0'时,计数器进行加1操作,当dir='1'时,计数器就进行减1操作。
【例】 用vhdl设计一个八进制可逆计数器,并使用max+p1us ⅱ进行仿真。
仿真结果如图所示。
如图 八进制可逆计数器bcnt8的仿真波形
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
上一篇:DDS的FPGA实现设计
上一篇:EDA典型单元电路的异步计数器