位置:51电子网 » 技术资料 » EDA/PLD

Coo1Runner-Ⅱ器件实现SCK时钟发生逻辑

发布时间:2008/9/19 0:00:00 访问次数:431

  此进程为sck输出,逻辑,sck与控制寄存器的clkdiv、cpha和cpol位有关。sck int是内部sck,用其来控制串行数据输出,是spi控制状态机的同步时钟。当cpha=1时,sck_out=sck_1;当cpha=0时,sck_out=sck_0。clk0_mask和clk1_mask分另刂为clk_0和clk_1的输出控制信号。当没有数据传输时,sck_0和sck_1可以被关闭,如图所示。



  如图 sck时钟发生器

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)

  此进程为sck输出,逻辑,sck与控制寄存器的clkdiv、cpha和cpol位有关。sck int是内部sck,用其来控制串行数据输出,是spi控制状态机的同步时钟。当cpha=1时,sck_out=sck_1;当cpha=0时,sck_out=sck_0。clk0_mask和clk1_mask分另刂为clk_0和clk_1的输出控制信号。当没有数据传输时,sck_0和sck_1可以被关闭,如图所示。



  如图 sck时钟发生器

  欢迎转载,信息来自维库电子市场网(www.dzsc.com)

相关IC型号

热门点击

 

推荐技术资料

声道前级设计特点
    与通常的Hi-Fi前级不同,EP9307-CRZ这台分... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!