CoolRunner-II器件的使用双沿触发寄存器
发布时间:2008/9/17 0:00:00 访问次数:664
在coolrunner-ii器件中每个宏单元的触发器都具有双沿触发(det)的功能,这个特性可以进一步提高器件的资源利用率和可靠性,有效地降低器件的功耗。因为寄存器采用双沿触发后可以使器件的时钟信号频率降低一半,从而带来功耗的降低和可靠性的提高。双沿触发寄存器可用于高性能移位寄存器、计数器、比较器及状态机等,设计工具可以自动地推论在abel、hdl语言及schematic设计中的det触发器。
例1:基于vhdl语言的设计。
process (clock)
begin
if(clock'event) then
...... ;
例2:基于verilog语言的设计。
always @ (negedge clock or posedge clock)
......
欢迎转载,信息来自维库电子市场网(www.dzsc.com)
在coolrunner-ii器件中每个宏单元的触发器都具有双沿触发(det)的功能,这个特性可以进一步提高器件的资源利用率和可靠性,有效地降低器件的功耗。因为寄存器采用双沿触发后可以使器件的时钟信号频率降低一半,从而带来功耗的降低和可靠性的提高。双沿触发寄存器可用于高性能移位寄存器、计数器、比较器及状态机等,设计工具可以自动地推论在abel、hdl语言及schematic设计中的det触发器。
例1:基于vhdl语言的设计。
process (clock)
begin
if(clock'event) then
...... ;
例2:基于verilog语言的设计。
always @ (negedge clock or posedge clock)
......
欢迎转载,信息来自维库电子市场网(www.dzsc.com)