位置:51电子网 » 技术资料 » 显示光电

基于ISP芯片的汉字定时显示装置的设计

发布时间:2008/9/2 0:00:00 访问次数:543

  摘要:介绍了一种带定时的精密可编程汉字显示装置,重点介绍了运用新型在系统可编程逻辑器件isp芯片来实现可编程汉字定时显示的方法。

  1 引言

  汉字显示电路常用于移动通信和公共场所信息提示等数字显示系统中,传统的汉字显示实现方法是采用通用逻辑器件(如中小规模ttl系列、cmos系列)按传统的数字系统设计方法设计或者用单片机、单板机、计算机控制实现,其主要缺点是系统体积大、功耗大、成本高、可靠性低,且实现过程较繁琐 。本文介绍了一种基于在系统可编程逻辑器件实现新型可编程汉字定时显示装置的设计方案,该显示装置定时显示的最小间隔为1分钟,也可取消定时显示由外加脉冲决定汉字翻页显示的速度。可分数十页显示,每页同时显示100个以上的汉字、字母及符号,可通过反复编程实现不同的汉字、字母及符号显示 ,完全满足较高级场合对信息容量和显示的特殊要求。

  2 新型汉字定时显示装置的工作原理

  图1为汉字定时显示装置的工作原理框图,其工作原理如下:

  1hz的cp脉冲作为计时输入信号,时间按时、分、秒显示,时间预置到时,产生预置脉冲作为计数1计数脉冲,其输出作为地址信号送至数选器1用于选择汉字模块库,把选中的汉字模块库送至数选器2,进行动态扫描输出,以便用有限的isp器件i/o管脚,实现汉字模块库中若干汉字的同时输出,再通过分配器送到led点阵显示器实现汉字显示。2khz的clk脉冲送到计数2,其输出的低位三位二进制用于产生汉字模块库,高位二进制经译码后产生用于确定汉字显示位置的特征码,同时clk脉冲送至计数3,其输出作为地址信号送到数选器2和分配器用于实现动态扫描显示。

  3 汉字定时显示装置的实现方法

  本数字系统采用基于芯片的自顶而下模块化设计方法,除了分配器、时间显示、汉字显示外,图1中的其它功能模块均被设计在两片lattice公司的isplsi1032e器件中,该器件有6000个pld等效门,32个g lb,64个i/o端,最高工作频率为90mhz,设计工具选用lattice公司和data i/o公司等联合设计的ispex pert system设计的应用开发软件。该软件是一套进行cpld 设计的高级设计工具,它基于windows操作系统,支持多种模块设计输入方式,如:原理图、vhdl语言、verilog语言、abel-hdl语言等。该软件支持逻辑功能仿真、器件时序仿真及逻辑综合,是一种先进的cpld设计系统。在汉字定时显示电路设计中,系统顶层设计包括子系统功能分配、内部功能块的联接和对外的接口关系,采用原理图输入;底层设计既可完全采用vhdl语言或abel-vhdl语言,也可利用ispexpert-system强大的宏库功能以原理图输入。

  图2是用原理图法实现的时间预置功能模块,图中时十位、时个位、分十位、分个位既可用原理图法也可用语言法设计,它们的输入来自各自计数器的输出,输出以列线表示,到时发出高电平,行线取出时间信号,通过行线与列线编程相连实现时间预置,图中的功能模块bzmk用于把1分钟的脉宽信号变化为其它脉宽的信号。

  图3是用原理图法实现的脉宽信号变化功能模块,预置时间到时发出的高电平打开门电路1让1hz脉冲通过,计数器计数,用原理图法设计的宽度预置模块是个组合电路,到预置宽度时间时发出低电平关闭门电路1、2,从而使门电路2输出所需宽度的脉冲信号。

  下面是用语言法实现的以汉字“于”为例的单元汉字功能模块,见图4。在特征码确定汉字位置后,即可用计数器的低三位(a2a1a0)来编制要显示的汉字。这里假设一个汉字由8*8光点阵列组成,在显示时,一个汉字由每字8位的8个字构成。

  在顶层原理图设计中,输入输出必须加缓冲器,锁定在isplsi1032e的管脚上,本研究的技术路线是 :主体数字系统部分设计→输入计算机产生.jed文件→下载到isp器件里→外围电路设计→印刷电路板设计制作→备好电子器件与材料→安装、焊接、调试→组装、验证。

  本文介绍的采用在系统可编程逻辑器件设计的精密可编程汉字显示装置的方法,不仅简化了硬件的开发和制造过程,使体积大大减小、提高了系统的可靠性,最重要的是,可以在不修改硬件电路的基础上,仅通过修改设计软件,就可改

  摘要:介绍了一种带定时的精密可编程汉字显示装置,重点介绍了运用新型在系统可编程逻辑器件isp芯片来实现可编程汉字定时显示的方法。

  1 引言

  汉字显示电路常用于移动通信和公共场所信息提示等数字显示系统中,传统的汉字显示实现方法是采用通用逻辑器件(如中小规模ttl系列、cmos系列)按传统的数字系统设计方法设计或者用单片机、单板机、计算机控制实现,其主要缺点是系统体积大、功耗大、成本高、可靠性低,且实现过程较繁琐 。本文介绍了一种基于在系统可编程逻辑器件实现新型可编程汉字定时显示装置的设计方案,该显示装置定时显示的最小间隔为1分钟,也可取消定时显示由外加脉冲决定汉字翻页显示的速度。可分数十页显示,每页同时显示100个以上的汉字、字母及符号,可通过反复编程实现不同的汉字、字母及符号显示 ,完全满足较高级场合对信息容量和显示的特殊要求。

  2 新型汉字定时显示装置的工作原理

  图1为汉字定时显示装置的工作原理框图,其工作原理如下:

  1hz的cp脉冲作为计时输入信号,时间按时、分、秒显示,时间预置到时,产生预置脉冲作为计数1计数脉冲,其输出作为地址信号送至数选器1用于选择汉字模块库,把选中的汉字模块库送至数选器2,进行动态扫描输出,以便用有限的isp器件i/o管脚,实现汉字模块库中若干汉字的同时输出,再通过分配器送到led点阵显示器实现汉字显示。2khz的clk脉冲送到计数2,其输出的低位三位二进制用于产生汉字模块库,高位二进制经译码后产生用于确定汉字显示位置的特征码,同时clk脉冲送至计数3,其输出作为地址信号送到数选器2和分配器用于实现动态扫描显示。

  3 汉字定时显示装置的实现方法

  本数字系统采用基于芯片的自顶而下模块化设计方法,除了分配器、时间显示、汉字显示外,图1中的其它功能模块均被设计在两片lattice公司的isplsi1032e器件中,该器件有6000个pld等效门,32个g lb,64个i/o端,最高工作频率为90mhz,设计工具选用lattice公司和data i/o公司等联合设计的ispex pert system设计的应用开发软件。该软件是一套进行cpld 设计的高级设计工具,它基于windows操作系统,支持多种模块设计输入方式,如:原理图、vhdl语言、verilog语言、abel-hdl语言等。该软件支持逻辑功能仿真、器件时序仿真及逻辑综合,是一种先进的cpld设计系统。在汉字定时显示电路设计中,系统顶层设计包括子系统功能分配、内部功能块的联接和对外的接口关系,采用原理图输入;底层设计既可完全采用vhdl语言或abel-vhdl语言,也可利用ispexpert-system强大的宏库功能以原理图输入。

  图2是用原理图法实现的时间预置功能模块,图中时十位、时个位、分十位、分个位既可用原理图法也可用语言法设计,它们的输入来自各自计数器的输出,输出以列线表示,到时发出高电平,行线取出时间信号,通过行线与列线编程相连实现时间预置,图中的功能模块bzmk用于把1分钟的脉宽信号变化为其它脉宽的信号。

  图3是用原理图法实现的脉宽信号变化功能模块,预置时间到时发出的高电平打开门电路1让1hz脉冲通过,计数器计数,用原理图法设计的宽度预置模块是个组合电路,到预置宽度时间时发出低电平关闭门电路1、2,从而使门电路2输出所需宽度的脉冲信号。

  下面是用语言法实现的以汉字“于”为例的单元汉字功能模块,见图4。在特征码确定汉字位置后,即可用计数器的低三位(a2a1a0)来编制要显示的汉字。这里假设一个汉字由8*8光点阵列组成,在显示时,一个汉字由每字8位的8个字构成。

  在顶层原理图设计中,输入输出必须加缓冲器,锁定在isplsi1032e的管脚上,本研究的技术路线是 :主体数字系统部分设计→输入计算机产生.jed文件→下载到isp器件里→外围电路设计→印刷电路板设计制作→备好电子器件与材料→安装、焊接、调试→组装、验证。

  本文介绍的采用在系统可编程逻辑器件设计的精密可编程汉字显示装置的方法,不仅简化了硬件的开发和制造过程,使体积大大减小、提高了系统的可靠性,最重要的是,可以在不修改硬件电路的基础上,仅通过修改设计软件,就可改

相关IC型号

热门点击

 

推荐技术资料

按钮与灯的互动实例
    现在赶快去看看这个目录卞有什么。FGA15N120AN... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!