12位500kHz六通道同时采样的A/D转换器ADS7864及其应用
发布时间:2007/8/15 0:00:00 访问次数:519
摘要:本文介绍了可六路同时的高速A/D转换器ADS7864的性能、特点及工作原理,并介绍了该芯片在电网参数监测系统中的应用。
关键词:六通道 高速A/D转换器 ADS7864
ADS78发4是德州仪器(TI)公司Burr-Brown产品部最新推出的快速6通道全差分输入的双12位A/D转换器。它能以500kHz的采样率同时进行六通道信号采样。特别适用于马达控制和电力监控。
ADS7864的6路输入通道可分成3对,测量电机控制或电力监探应用的三相,并将模拟信号转换成DSP或微处理器所需的数字信号。输入给片内6个采样-保持放大器的信号经全差分并在ADC输入期间内保持,使其在50kHz时仍能提供高达80dB的良好共模抑制比,对高噪声环境中的输入噪声抑制起到非常重要的作用。ADS7864特有的并行接口能与六个FIFO寄存器连接,便于更快速地捕获数据。各通道输出字(地址和数据)为16位。
ADS7864芯片简介
特性
*6通道同时采样
*全差分输入
*每个通道转换时间2μs
*保证无失码
*并行接口
*低功耗:50mW
*6个FIFO寄存器
内部结构
如图1所示
芯片的工作原理
ADS7864包含两个可以同时工作的12位A/D转换器。其3个保持信号(HOLDA,HOLDB,HOLDC)选择输入的多路开关并且启动A/D转换。这3个保持信号同时有效就可以同时保持6路输入信号,转换的数据分别存放在6个寄存器中。
模拟输入信号
模拟信号输入一般有两种方法,即单端输入和差分输入。单端输入时-IN输入端保持在共模电压,+IN输入模拟信号;差分输入时,输入信号的幅值为+IN必-IN输入的差。双极性输入的信号,如±2.5V,±5V,±10V,可以通过如下的电路将其转换成0V~5V的输入范围。
启动A/D转换
当保持信号HOLDX变为低电平时,对应的输入信号立即被保持,只要这时ADC是空闲的,即可进行A/D转换。如果这时已有其它的通道处于保持态,则该通道将等待前面的通道完成转换手才能进行A/D转换。如果在一个时钟周期各通道都处于保持态时,则通道A先翻来转换,接着通道B,最后是通道C。另外,如果一个通道正在进行A/D转换时,该通道又产生了保持有效信号,则这次保持信号无效。
在通道没有启动一次新的转换时,保持信号可以保持低电平,但是要启动一次新的转换时,则要使保持控制信号HOLDX先变为高电平(≥15ns),然后再变为低电平才会有效。
数据输出
ADS7864有16位输出数据线,其中D15表明数据是否有效(有效为“1”),D14、D13、D12用于表示通道(如表1所示),其余的D11~D0为该通道转换的数据值。16位输出数据为三态,当微处理器或DSP读数据时,RD、CS控制信号应为低电平
摘要:本文介绍了可六路同时的高速A/D转换器ADS7864的性能、特点及工作原理,并介绍了该芯片在电网参数监测系统中的应用。
关键词:六通道 高速A/D转换器 ADS7864
ADS78发4是德州仪器(TI)公司Burr-Brown产品部最新推出的快速6通道全差分输入的双12位A/D转换器。它能以500kHz的采样率同时进行六通道信号采样。特别适用于马达控制和电力监控。
ADS7864的6路输入通道可分成3对,测量电机控制或电力监探应用的三相,并将模拟信号转换成DSP或微处理器所需的数字信号。输入给片内6个采样-保持放大器的信号经全差分并在ADC输入期间内保持,使其在50kHz时仍能提供高达80dB的良好共模抑制比,对高噪声环境中的输入噪声抑制起到非常重要的作用。ADS7864特有的并行接口能与六个FIFO寄存器连接,便于更快速地捕获数据。各通道输出字(地址和数据)为16位。
ADS7864芯片简介
特性
*6通道同时采样
*全差分输入
*每个通道转换时间2μs
*保证无失码
*并行接口
*低功耗:50mW
*6个FIFO寄存器
内部结构
如图1所示
芯片的工作原理
ADS7864包含两个可以同时工作的12位A/D转换器。其3个保持信号(HOLDA,HOLDB,HOLDC)选择输入的多路开关并且启动A/D转换。这3个保持信号同时有效就可以同时保持6路输入信号,转换的数据分别存放在6个寄存器中。
模拟输入信号
模拟信号输入一般有两种方法,即单端输入和差分输入。单端输入时-IN输入端保持在共模电压,+IN输入模拟信号;差分输入时,输入信号的幅值为+IN必-IN输入的差。双极性输入的信号,如±2.5V,±5V,±10V,可以通过如下的电路将其转换成0V~5V的输入范围。
启动A/D转换
当保持信号HOLDX变为低电平时,对应的输入信号立即被保持,只要这时ADC是空闲的,即可进行A/D转换。如果这时已有其它的通道处于保持态,则该通道将等待前面的通道完成转换手才能进行A/D转换。如果在一个时钟周期各通道都处于保持态时,则通道A先翻来转换,接着通道B,最后是通道C。另外,如果一个通道正在进行A/D转换时,该通道又产生了保持有效信号,则这次保持信号无效。
在通道没有启动一次新的转换时,保持信号可以保持低电平,但是要启动一次新的转换时,则要使保持控制信号HOLDX先变为高电平(≥15ns),然后再变为低电平才会有效。
数据输出
ADS7864有16位输出数据线,其中D15表明数据是否有效(有效为“1”),D14、D13、D12用于表示通道(如表1所示),其余的D11~D0为该通道转换的数据值。16位输出数据为三态,当微处理器或DSP读数据时,RD、CS控制信号应为低电平
上一篇:常见散热风扇的故障及排除
上一篇:深挖MP3芯片成本的猫腻