位置:51电子网 » 技术资料 » 其它综合

Verilog与VHDL

发布时间:2008/6/5 0:00:00 访问次数:406

verilog工业界使用很普遍,vhdl教学上用的多
国外这个情况更是如此。现在大部分仿真器都支持verilog,vhdl混合仿真,至少他们宣传上是这样。如果你的设计规模不大,同时使用两种语言没有一点问题。
verilog与vhdl基本上,从我的经验来说,没有大的不兼容问题。而且他们也正在向对方的优势学习,相互靠拢。有个组织(ovi?忘了)在做这件事,大致是使他们相互能够在语言级进行混合编译,而不是现在混合仿真的做法,各自编译到真值表再来驱动联合仿真。
这一点并不是很重要。verilog能够描述所有你想描述的硬件同步逻辑电路。vhdl也能。但两者仍然不同。verilog简单的说类c,简单明了,工程师特别好用,写测试激励更是得心应手。vhdl则类pascal,严谨得有点呆板,但绝对不出错儿,你如果写逻辑熟练,最终会抛弃它

verilog工业界使用很普遍,vhdl教学上用的多
国外这个情况更是如此。现在大部分仿真器都支持verilog,vhdl混合仿真,至少他们宣传上是这样。如果你的设计规模不大,同时使用两种语言没有一点问题。
verilog与vhdl基本上,从我的经验来说,没有大的不兼容问题。而且他们也正在向对方的优势学习,相互靠拢。有个组织(ovi?忘了)在做这件事,大致是使他们相互能够在语言级进行混合编译,而不是现在混合仿真的做法,各自编译到真值表再来驱动联合仿真。
这一点并不是很重要。verilog能够描述所有你想描述的硬件同步逻辑电路。vhdl也能。但两者仍然不同。verilog简单的说类c,简单明了,工程师特别好用,写测试激励更是得心应手。vhdl则类pascal,严谨得有点呆板,但绝对不出错儿,你如果写逻辑熟练,最终会抛弃它

上一篇:奇数次分频器

上一篇:protel99se与VHDL

相关IC型号

热门点击

 

推荐技术资料

罗盘误差及补偿
    造成罗盘误差的主要因素有传感器误差、其他磁材料干扰等。... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!