德州仪器推出新款时钟乘法器
发布时间:2008/6/5 0:00:00 访问次数:331
德州仪器(ti)日前宣布推出一款时钟乘法器,集成了三个片上锁相环(pll)组件,据称可将现有解决方案的周期抖动降低70%。该器件的6个输出中每个输出都可以在电路内或者在操作期间针对300mhz以上的时钟频率进行编程。
这三款cdce706pll基于ti的射频(rf)silicongermanium工艺开发,可以接受晶振、lvcmos或差分输入,还可利用单个时钟源产生6个时钟信号。利用片上eeprom技术,设计人员可以在编程时将器件的寄存器设置保存到非易失存储器,这样在上电时就无需再编程。在器件投入系统使用时,设计人员还可以根据需要采用双线smbus接口对输出进行动态地重新编程。
通过提供低于60psec周期抖动的同时对设计过程进行简化,cdce706可以实现产品快速上市。用户只需定义输入/输出频率或分割器(divider)设置,后者可以自动设置pll参数。此外,新器件具有较灵活的输出设置,如:启用、禁用、低状态、信号反相、0.6~3.3ns的压摆率控制、以及2.3~3.6v可变输出电源。
cdce706目前提供样品,2006年第一季度全面投产。建议零售价为3.60美元(千件批量价格)。同时提供开发套件及编程套件。cdce706另外还为高销量应用提供出厂编程版本。该器件采用3.3v电源,可以在-40℃~85℃工业温度范围内工作,采用20引脚tssop封装。
德州仪器(ti)日前宣布推出一款时钟乘法器,集成了三个片上锁相环(pll)组件,据称可将现有解决方案的周期抖动降低70%。该器件的6个输出中每个输出都可以在电路内或者在操作期间针对300mhz以上的时钟频率进行编程。
这三款cdce706pll基于ti的射频(rf)silicongermanium工艺开发,可以接受晶振、lvcmos或差分输入,还可利用单个时钟源产生6个时钟信号。利用片上eeprom技术,设计人员可以在编程时将器件的寄存器设置保存到非易失存储器,这样在上电时就无需再编程。在器件投入系统使用时,设计人员还可以根据需要采用双线smbus接口对输出进行动态地重新编程。
通过提供低于60psec周期抖动的同时对设计过程进行简化,cdce706可以实现产品快速上市。用户只需定义输入/输出频率或分割器(divider)设置,后者可以自动设置pll参数。此外,新器件具有较灵活的输出设置,如:启用、禁用、低状态、信号反相、0.6~3.3ns的压摆率控制、以及2.3~3.6v可变输出电源。
cdce706目前提供样品,2006年第一季度全面投产。建议零售价为3.60美元(千件批量价格)。同时提供开发套件及编程套件。cdce706另外还为高销量应用提供出厂编程版本。该器件采用3.3v电源,可以在-40℃~85℃工业温度范围内工作,采用20引脚tssop封装。