赛普拉斯时钟发生器支持新兴Cell处理器
发布时间:2008/6/3 0:00:00 访问次数:268
时钟技术解决方案的全球领先者赛普拉斯半导体公司(cypress semiconductor corp.)日前宣布推出一款时钟发生器,该器件专为rambus公司的xdr™(超高速数据速率)存储器系统和flexiotm处理器总线接口提供高性能时钟信号,并支持采用新型“cell 处理器”架构的相关应用。
由ibm、sony和toshiba联合开发的cell处理器针对当前媒体内容丰富的宽带环境(如游戏机、消费类电子产品和高级计算系统)所需的实时计算进行了精心优化。该处理器在单芯片上集成了9个处理器,并采用专门设计的速率为300gps的总线将这些处理器连接起来并集成到单个器件中。rambus xdr存储器接口和flexio处理器总线接口共占用了90%的cell处理器信号引脚,实现了前所未有的处理器i/o带宽,其速率达到100gps。
赛普拉斯xdr时钟发生器(xcg)利用100 mhz或133 mhz的参考输入时钟可提供四个可编程差动输出,从而实现6.4 gb/sec的xdr存储器系统和高达8.0 ghz的flexio处理器总线。xcg还可支持扩频调制,因此能显著够降低时钟分布网络产生的emi。
赛普拉斯通用时钟业务部的产品市场营销经理mehdi behnami指出:“cypress xcg的推出进一步丰富了我们消费类时钟产品系列,是一款非常高性能的时钟发生器,能够满足新一代数字娱乐系统的各种要求。该产品使我们及全球主要客户顺利进入高性能、高销量应用市场。”
rambus公司负责工程设计的副总裁david nguyen指出:“与cypress这样的业界领先厂商合作,共同向市场推出高级时钟发生器有助于为我们的xdr存储器解决方案构建高容量产品架构。xdr时钟发生器是xdr和flexio实施所需的关键组件,提供了高级、高速应用所需的高性能时钟信号。”
赛普拉斯推出的新型xcg (cy24271zxc)具有下列特性与功能:
25 ps的典型周期对周期抖动;
20 mhz偏移时-135 dbc/hz的典型相噪声;
100或133 mhz的差动时钟输入;
300至800 mhz的高速时钟支持;
四个(开漏)差动输出驱动器;
支持各种倍频器:3、4、5、6、8、9/2、15/2 和 15/4 ;
2.5v的电压工作。
时钟技术解决方案的全球领先者赛普拉斯半导体公司(cypress semiconductor corp.)日前宣布推出一款时钟发生器,该器件专为rambus公司的xdr™(超高速数据速率)存储器系统和flexiotm处理器总线接口提供高性能时钟信号,并支持采用新型“cell 处理器”架构的相关应用。
由ibm、sony和toshiba联合开发的cell处理器针对当前媒体内容丰富的宽带环境(如游戏机、消费类电子产品和高级计算系统)所需的实时计算进行了精心优化。该处理器在单芯片上集成了9个处理器,并采用专门设计的速率为300gps的总线将这些处理器连接起来并集成到单个器件中。rambus xdr存储器接口和flexio处理器总线接口共占用了90%的cell处理器信号引脚,实现了前所未有的处理器i/o带宽,其速率达到100gps。
赛普拉斯xdr时钟发生器(xcg)利用100 mhz或133 mhz的参考输入时钟可提供四个可编程差动输出,从而实现6.4 gb/sec的xdr存储器系统和高达8.0 ghz的flexio处理器总线。xcg还可支持扩频调制,因此能显著够降低时钟分布网络产生的emi。
赛普拉斯通用时钟业务部的产品市场营销经理mehdi behnami指出:“cypress xcg的推出进一步丰富了我们消费类时钟产品系列,是一款非常高性能的时钟发生器,能够满足新一代数字娱乐系统的各种要求。该产品使我们及全球主要客户顺利进入高性能、高销量应用市场。”
rambus公司负责工程设计的副总裁david nguyen指出:“与cypress这样的业界领先厂商合作,共同向市场推出高级时钟发生器有助于为我们的xdr存储器解决方案构建高容量产品架构。xdr时钟发生器是xdr和flexio实施所需的关键组件,提供了高级、高速应用所需的高性能时钟信号。”
赛普拉斯推出的新型xcg (cy24271zxc)具有下列特性与功能:
25 ps的典型周期对周期抖动;
20 mhz偏移时-135 dbc/hz的典型相噪声;
100或133 mhz的差动时钟输入;
300至800 mhz的高速时钟支持;
四个(开漏)差动输出驱动器;
支持各种倍频器:3、4、5、6、8、9/2、15/2 和 15/4 ;
2.5v的电压工作。
上一篇:采用OTP固件提高处理器的灵活性