Xilinx推出针对TI DSP的高速互通接口
发布时间:2008/6/3 0:00:00 访问次数:451
赛灵思公司 (xilinx) 今天宣布,推出两种针对德州仪器 (texas instruments,ti) dsp 的接口。赛灵思 serial rapidio 接口适用于 virtex-4™ 和 virtex-ii pro fpga,可向 ti 高性能 tms320c6455 dsp提供 高达 10 gbps 的串行链路。这种高速工业标准链路使面向 ti dsp 的设计者能够使用赛灵思 fpga 来进行dsp 加速、总线桥接、逻辑合并或实现新外设。新的 vlynq 接口在赛灵思低成本的 spartan™-3 与 spartan-3e fpga 上提供了一种到 coreconnect 总线的桥接电路,允许设计者使用 fpga 来扩展其基于达芬奇 (davinci) 技术的 tms320dm644x 数字媒体处理器或其他任何带有 vlynq 接口的 ti dsp 的外设数量。今天的新闻发布是两家公司不断发展的联盟产生的最新成果。
serial rapidio接口 在 fpga 与 ti c6455 dsp 之间建立了一条极高速的链接,可实现数据和时钟的高吞吐率。赛灵思 rapidio 接口支持在 virtex-4 fx 和 virtex-ii pro fpga 平台上实现 x1 和 x4 通道 serial rapidio 链接。x1 和 x4 通道配置均支持每通道 1.25 gbps、2.5 gbps 和 3.125 gbps 的工作链接速率。通过赛灵思 serial rapidio 接口,设计者可以使用 ti dsp 在无线与电信基础设施、数字视频和成像等应用中实现独特而灵活的高性能架构。
vlynq 是一种低引脚数串行通信接口,工作速率最高可达 125 mhz。新型赛灵思 vlynq 接口提供了一种到赛灵思 fpga 上所具有的 coreconnect 片上外围总线 (opb) 的桥路。通过赛灵思 vlynq 接口,设计者可以使用基于达芬奇 (davinci) 技术的 ti tms320dm6443 和 tms320dm6446 处理器,与定制或标准微处理器外设进行通信,其中包括在 spartan-3 和 spartan-3e fpga 中额外 的uart 和 spi 等器件,从而提供了一种灵活而差异化的系统解决方案,以更好地满足不断变化的市场需求。新型 vlynq 接口延续了赛灵思 emif 接口和针对 dm642evm 的视频协处理套件的成功推出。虽然设计者仍然可以使用 emif 接口在赛灵思 fpga 与 ti dsp 之间进行通信,但他们现在可以选择使用 vlynq 来实现与 fpga 的接口,而将 emif 接口专门用于 ti dsp 到外部存储器的接口,从而提供更高的系统性能。
赛灵思 vlynq 接口现已有售,售价为 995 美元。serial rapidio 物理层和逻辑 (io) 与传输层接口 logicore 从今天开始供货。物理层 logicore (do-di-rio-phy) 的目录价格为 15,000 美元,逻辑 (io) 与传输层接口 logicore (do-di-rio-log) 的目录价格为 10,000 美元。
赛灵思公司 (xilinx) 今天宣布,推出两种针对德州仪器 (texas instruments,ti) dsp 的接口。赛灵思 serial rapidio 接口适用于 virtex-4™ 和 virtex-ii pro fpga,可向 ti 高性能 tms320c6455 dsp提供 高达 10 gbps 的串行链路。这种高速工业标准链路使面向 ti dsp 的设计者能够使用赛灵思 fpga 来进行dsp 加速、总线桥接、逻辑合并或实现新外设。新的 vlynq 接口在赛灵思低成本的 spartan™-3 与 spartan-3e fpga 上提供了一种到 coreconnect 总线的桥接电路,允许设计者使用 fpga 来扩展其基于达芬奇 (davinci) 技术的 tms320dm644x 数字媒体处理器或其他任何带有 vlynq 接口的 ti dsp 的外设数量。今天的新闻发布是两家公司不断发展的联盟产生的最新成果。
serial rapidio接口 在 fpga 与 ti c6455 dsp 之间建立了一条极高速的链接,可实现数据和时钟的高吞吐率。赛灵思 rapidio 接口支持在 virtex-4 fx 和 virtex-ii pro fpga 平台上实现 x1 和 x4 通道 serial rapidio 链接。x1 和 x4 通道配置均支持每通道 1.25 gbps、2.5 gbps 和 3.125 gbps 的工作链接速率。通过赛灵思 serial rapidio 接口,设计者可以使用 ti dsp 在无线与电信基础设施、数字视频和成像等应用中实现独特而灵活的高性能架构。
vlynq 是一种低引脚数串行通信接口,工作速率最高可达 125 mhz。新型赛灵思 vlynq 接口提供了一种到赛灵思 fpga 上所具有的 coreconnect 片上外围总线 (opb) 的桥路。通过赛灵思 vlynq 接口,设计者可以使用基于达芬奇 (davinci) 技术的 ti tms320dm6443 和 tms320dm6446 处理器,与定制或标准微处理器外设进行通信,其中包括在 spartan-3 和 spartan-3e fpga 中额外 的uart 和 spi 等器件,从而提供了一种灵活而差异化的系统解决方案,以更好地满足不断变化的市场需求。新型 vlynq 接口延续了赛灵思 emif 接口和针对 dm642evm 的视频协处理套件的成功推出。虽然设计者仍然可以使用 emif 接口在赛灵思 fpga 与 ti dsp 之间进行通信,但他们现在可以选择使用 vlynq 来实现与 fpga 的接口,而将 emif 接口专门用于 ti dsp 到外部存储器的接口,从而提供更高的系统性能。
赛灵思 vlynq 接口现已有售,售价为 995 美元。serial rapidio 物理层和逻辑 (io) 与传输层接口 logicore 从今天开始供货。物理层 logicore (do-di-rio-phy) 的目录价格为 15,000 美元,逻辑 (io) 与传输层接口 logicore (do-di-rio-log) 的目录价格为 10,000 美元。