位置:51电子网 » 技术资料 » 接口电路

SDH中E1接口分接复用器VHDL设计及FPGA实现

发布时间:2008/6/3 0:00:00 访问次数:467

摘 要: 介绍了sdh系统中的接口电路--数字分接复用器的vhdl设计及fpga实现。该分接复用器电路用纯数字同步方式实现,可完成sdh系统接口电路中7路(可扩展为n路)e1数据流的分接和复用。该设计显示了用高级硬件描述语言vhdl及状态转移图作为输入法的新型电路设计方法的优越性。
关键词: 分接复用器、状态转移图、vhdl fpga

为扩大数字通信系统的传输容量,信道上的信号都是在发送端分接,在接收端复接。在通信接口电路中能完成这一功能的电路就叫作分接复用器。
该分接复用器提供了标准的e1接口可供sdh系统方便使用。在点到点通信时,采用该分接复用器可以使系统速率提高到n(n为1、2、3等)倍e1速率以上。当用户需求速率超过e1速率但又达不到34.368mbps的vc-3速率时,一个好的方法就是采用e1分接复用器接口电路。比如以太网通信需要10mbps的速率时,采用该分接复用器,取n=7就可实现通信要求。
针对目前国内sdh系统中还没有一个专门的e1分接复用芯片,本文介绍一种用高级硬件描述语言vhdl 及状态转移图完成该分接复用器的设计的新型设计方法及其fpga实现。并给出了用xilinx foundation tools eda软件设计的电路仿真波形及spartan xcs30xl完成fpga实现的结果。

1 数字分接复用器结构原理

本数字分接复用器的功能是:在发送端把12mbps经过编码的有帧结构的ethernet以太网码流分接为7路标准e1接口速率数据流,sdh设备再把这7路数据映射到155mbps的速率上去并通过光纤传输到下一个sdh设备;在接收端由sdh设备从155mbps的数据流中取出7路标准e1速率数据正确恢复为原来的12mbps的ethernet以太网码流。
发送端12mbps有帧结构数据帧间由全1空闲码填充。从数字分接复用器发送端输出的7路e1数据由于传输处理过程中路由不同,必然会造成7 路e1数据在传输过程中的各路时延不一致,这就使得各路数据不同步。在设计中如何在接收端使得7路e1数据同步,从而正确恢复原发送端的12mbps数据就成了一个难题。针对这一问题制定出了如下的解决方案。

1.1 数字分接器原理框图及说明
如图1所示,把数字分接器从总体上划分为:时钟产生、帧头/帧尾检测、串并变换、固定插零、fifo插入sync五个模块。 在发送端,分接器的时钟产生电路把14mbps系统时钟xclk转变为12mbps时钟,用这一时钟对端口来的12mbps成帧数据datain做帧头1100010001/帧尾1000000001检测,检测出帧头后再做串/并变换操作,这样就初步完成了分接器的功能。但是,为了使数字复接器能正确复接就需要在分接器输出的7路数据中分别插入同步头sync0111111110。为了使数据和插入的sync区别开来,须要在7路数据中每隔7bit就固定地插入"0"。这样,就保证了插入的sync不会与正常的数据相混淆,从而也使得分接出的7路数据变为标准的e1数据。
1.2 数字复接器原理框图及说明
数字复接器原理框图如图2所示。

与分接器相呼应,可把复接器从总体上划分为:sync检测、sync扣除、并/串转换、扣除零、帧头/帧尾检测5个模块。
在接收端,复接器的sync检测模块在7路e1数据流中分别检测出7个sync。通过sync扣除模块扣除在分接器中插入的sync,并使得7路e1数据同步。之后,就可以对这7路e1数据进行并/串转换了。对于转换后的14mbps数据还需要扣除在分接器中固定插入的零。根据要求对于12mbps的数据再一次做帧头/帧尾检测以便在两帧数据之间插入全"1"的空闲码。这样就正确恢复出发送端的12mbps码流。
在发送端和接收端所有sync的处理都用fifo技术来实现。电路设计采用硬件高级描述语言vhdl和状态机来完成,用fpga验证实现。为提高电路的可实现性,设计全部采用d触发器和逻辑门来实现,并用综合约束工具来控制fpga内部电路的路径延时。

2 vhdl语言设计相对于传统设计的优点
(1) 采用自顶向下(top down)的设计方法
与传统的系统硬件设计从具体的设计单元开始不同,vhdl设计是从系统的总体要求出发,先进行系统建模仿真,仿真通过后再利用vhdl层次化、结构化及行为化的描述方法将各个模块模型用可实现的vhdl电路描述替换。这对于一个非常大的硬件系统设计从总体上把握设计的可行性是非常重要的。
(2) 采用系统的早期仿真
通过对系统建模的早期仿真便于在系统设计的早期发现设计中潜在的问题,与传统的自下而上设计的后期仿真相比可大大缩短系统设计的周期。
(3) 降低了硬件电

摘 要: 介绍了sdh系统中的接口电路--数字分接复用器的vhdl设计及fpga实现。该分接复用器电路用纯数字同步方式实现,可完成sdh系统接口电路中7路(可扩展为n路)e1数据流的分接和复用。该设计显示了用高级硬件描述语言vhdl及状态转移图作为输入法的新型电路设计方法的优越性。
关键词: 分接复用器、状态转移图、vhdl fpga

为扩大数字通信系统的传输容量,信道上的信号都是在发送端分接,在接收端复接。在通信接口电路中能完成这一功能的电路就叫作分接复用器。
该分接复用器提供了标准的e1接口可供sdh系统方便使用。在点到点通信时,采用该分接复用器可以使系统速率提高到n(n为1、2、3等)倍e1速率以上。当用户需求速率超过e1速率但又达不到34.368mbps的vc-3速率时,一个好的方法就是采用e1分接复用器接口电路。比如以太网通信需要10mbps的速率时,采用该分接复用器,取n=7就可实现通信要求。
针对目前国内sdh系统中还没有一个专门的e1分接复用芯片,本文介绍一种用高级硬件描述语言vhdl 及状态转移图完成该分接复用器的设计的新型设计方法及其fpga实现。并给出了用xilinx foundation tools eda软件设计的电路仿真波形及spartan xcs30xl完成fpga实现的结果。

1 数字分接复用器结构原理

本数字分接复用器的功能是:在发送端把12mbps经过编码的有帧结构的ethernet以太网码流分接为7路标准e1接口速率数据流,sdh设备再把这7路数据映射到155mbps的速率上去并通过光纤传输到下一个sdh设备;在接收端由sdh设备从155mbps的数据流中取出7路标准e1速率数据正确恢复为原来的12mbps的ethernet以太网码流。
发送端12mbps有帧结构数据帧间由全1空闲码填充。从数字分接复用器发送端输出的7路e1数据由于传输处理过程中路由不同,必然会造成7 路e1数据在传输过程中的各路时延不一致,这就使得各路数据不同步。在设计中如何在接收端使得7路e1数据同步,从而正确恢复原发送端的12mbps数据就成了一个难题。针对这一问题制定出了如下的解决方案。

1.1 数字分接器原理框图及说明
如图1所示,把数字分接器从总体上划分为:时钟产生、帧头/帧尾检测、串并变换、固定插零、fifo插入sync五个模块。 在发送端,分接器的时钟产生电路把14mbps系统时钟xclk转变为12mbps时钟,用这一时钟对端口来的12mbps成帧数据datain做帧头1100010001/帧尾1000000001检测,检测出帧头后再做串/并变换操作,这样就初步完成了分接器的功能。但是,为了使数字复接器能正确复接就需要在分接器输出的7路数据中分别插入同步头sync0111111110。为了使数据和插入的sync区别开来,须要在7路数据中每隔7bit就固定地插入"0"。这样,就保证了插入的sync不会与正常的数据相混淆,从而也使得分接出的7路数据变为标准的e1数据。
1.2 数字复接器原理框图及说明
数字复接器原理框图如图2所示。

与分接器相呼应,可把复接器从总体上划分为:sync检测、sync扣除、并/串转换、扣除零、帧头/帧尾检测5个模块。
在接收端,复接器的sync检测模块在7路e1数据流中分别检测出7个sync。通过sync扣除模块扣除在分接器中插入的sync,并使得7路e1数据同步。之后,就可以对这7路e1数据进行并/串转换了。对于转换后的14mbps数据还需要扣除在分接器中固定插入的零。根据要求对于12mbps的数据再一次做帧头/帧尾检测以便在两帧数据之间插入全"1"的空闲码。这样就正确恢复出发送端的12mbps码流。
在发送端和接收端所有sync的处理都用fifo技术来实现。电路设计采用硬件高级描述语言vhdl和状态机来完成,用fpga验证实现。为提高电路的可实现性,设计全部采用d触发器和逻辑门来实现,并用综合约束工具来控制fpga内部电路的路径延时。

2 vhdl语言设计相对于传统设计的优点
(1) 采用自顶向下(top down)的设计方法
与传统的系统硬件设计从具体的设计单元开始不同,vhdl设计是从系统的总体要求出发,先进行系统建模仿真,仿真通过后再利用vhdl层次化、结构化及行为化的描述方法将各个模块模型用可实现的vhdl电路描述替换。这对于一个非常大的硬件系统设计从总体上把握设计的可行性是非常重要的。
(2) 采用系统的早期仿真
通过对系统建模的早期仿真便于在系统设计的早期发现设计中潜在的问题,与传统的自下而上设计的后期仿真相比可大大缩短系统设计的周期。
(3) 降低了硬件电

相关IC型号
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!