基于FPGA的PCB测试机硬件电路设计
发布时间:2008/6/3 0:00:00 访问次数:412
摘要:为了提高pcb 测试机的测试速度,简化电路板的设计,提高系统的可重构性和测试算法移植的方便性,提出了一种基于fpga的pcb测试机的硬件控制系统设计方案。 设计中选用altera公司的现场可编程门阵列(fpga)ep1k50,利用eda设计工具synplify、modelsim、quartusⅱ以及verilog硬件描述语言,完成了控制系统的硬件设计及调试,解决了由常规电路难以实现的问题。
关键词:pcb 测试;可重构fpga ;pc104 总线;verilog
引言
pcb 光板测试机基本的测试原理是欧姆定律,其测试方法是将待测试点间加一定的测试电压,用译码电路选中pcb 板上待测试的两点,获得两点间电阻值对应的电压信号,通过电压比较电路,测试出两点间的电阻或通断情况。 重复以上步骤多次,即可实现对整个电路板的测试。
由于被测试的点数比较多, 一般测试机都在2048点以上,测试控制电路比较复杂,测试点的查找方法以及切换方法直接影响测试机的测试速度,本文研究了基于fpga的硬件控制系统设计。
硬件控制系统
测试过程是在上位计算机的控制下,控制测试电路分别打开不同的测试开关。测试机系统由以下几部分构成: 上位计算机pc104 、测试控制逻辑(由fpga 实现) 、高压测试电路。 其中上位机主要完成人机交互、测试算法、测试数据处理以及控制输出等功能。 fpga 控制高压测试电路完成对pcb 的测试过程。
本系统以一台pc104 为上位计算机,以fpga为核心,通过pc104 总线实现上位机对测试的控制。
fpga与pc104的接口电路
pc104总线是一种专为嵌入式控制定义的工业控制总线,其信号定义与isa 总线基本相同。 pc104总线共有4 类总线周期,即8 位的总线周期、16 位的总线周期、dma 总线周期和刷新总线周期。 16 位的i/o总线周期为3 个时钟周期,8 位的i/o总线周期为6 个时钟周期。 为了提高通信的速度,isa总线采用16 位通信方式,即16 位i/o方式。 为了充分利用pc104的资源,应用pc104的系统总线扩展后对fpga 进行在线配置。正常工作时通过pc104总线与fpga进行数据通信。
fpga与串行a/d及d/a器件的接口
根据测试机系统设计要求,需要对测试电压及两通道参考电压进行自检,即a/d转换通道至少有3 路。 两路比较电路的参考电压由d/a输出,则系统的d/a通道要求有两通道。 为了减少a/d及d/a的控制信号线数,选用串行a/d及d/a器件。 综合性能、价格等因素, 选用的a/d器件为tlc2543,d/a器件为tlv5618。
tlv5618是ti公司带缓冲基准输入(高阻抗)的双路12 位电压输出dac,通过cmos 兼容的3线串行总线实现数字控制。器件接收16 位命令字,产生两路d/a模拟输出。tlv5618只有单一i/o周期,由外部时钟scl k决定,延续16 个时钟周期,将命令字写入片内寄存器,完成后即进行d/a转换。tlv5618读入命令字是从cs的下降沿开始有效,从下一sclk的下降沿开始读入数据,读入16位数据后即进入转换周期,直到下次出现cs的下降沿。
tlc2543是ti公司的带串行控制和11个输入端的12 位、开关电容逐次逼近型a/d转换器。 片内转换器有高速、高精度和低噪音的特点。 tlc2543工作过程分为两个周期:i/o周期和转换周期。i/o周期由外部时钟sclk决定,延续8、12或16个时钟周期,同时进行两种操作: 在sclk上升沿以msb方式输入8位数据到片内寄存器;在sclk下降沿以msb 方式输出8、12、16位转换结果。转换周期在i/o周期的最后一个sclk下降沿开始,直到eoc信号变高,指示转换完成。 为了与tlv5618的i/o周期一致,采用了msb方式,使用cs的16 时钟传送的时序。
由于这两种器件都是spi接口,可将这两器件连接至同一spi 总线,通过不同的片选信号对不同的器件操作。 由于spi接口协议复杂,而且从图3 可以看出,这两种器件的时序并没有用到全部的spi接口时序。为了实现符合以上逻辑的时序,减少标准spi 接口ip 核对fpga资源的浪费, 设计采用verilog硬件描述语言用同步状态机(fsm)的设计方法实现,编写adc及dac控制时序。程序实际上是一个嵌套的状态机,由主状态机和从状态机通过由控制线启动的总线在不同的输入信号情况下构成不同功能的有限状态机。 则由图3 可知,d/a操作有4 个状态,a/d操作有7个状态。 两种状态中有几个状态是相同的,故可用一个有限状态机完成对串行a/d及d/a的操作。 程序实际上是一个嵌套的状态机,由主状态机和从状态机通过由控制总线启动的总线在不同的输入信号情况下构成不同功能的较复杂的有限状态机。 a/d及d/a操作共用唯一的驱动时钟(sclk) 及数据总线(si、so)。由于操作的写周期有16个时钟周期,读周期有12个时钟周期,模块是在三个嵌套的有限状态机中完成的。
系统设计中,将ad、da操作封装成一单独模块,由上层控制模块输出命令字及控制信号启动本
摘要:为了提高pcb 测试机的测试速度,简化电路板的设计,提高系统的可重构性和测试算法移植的方便性,提出了一种基于fpga的pcb测试机的硬件控制系统设计方案。 设计中选用altera公司的现场可编程门阵列(fpga)ep1k50,利用eda设计工具synplify、modelsim、quartusⅱ以及verilog硬件描述语言,完成了控制系统的硬件设计及调试,解决了由常规电路难以实现的问题。
关键词:pcb 测试;可重构fpga ;pc104 总线;verilog
引言
pcb 光板测试机基本的测试原理是欧姆定律,其测试方法是将待测试点间加一定的测试电压,用译码电路选中pcb 板上待测试的两点,获得两点间电阻值对应的电压信号,通过电压比较电路,测试出两点间的电阻或通断情况。 重复以上步骤多次,即可实现对整个电路板的测试。
由于被测试的点数比较多, 一般测试机都在2048点以上,测试控制电路比较复杂,测试点的查找方法以及切换方法直接影响测试机的测试速度,本文研究了基于fpga的硬件控制系统设计。
硬件控制系统
测试过程是在上位计算机的控制下,控制测试电路分别打开不同的测试开关。测试机系统由以下几部分构成: 上位计算机pc104 、测试控制逻辑(由fpga 实现) 、高压测试电路。 其中上位机主要完成人机交互、测试算法、测试数据处理以及控制输出等功能。 fpga 控制高压测试电路完成对pcb 的测试过程。
本系统以一台pc104 为上位计算机,以fpga为核心,通过pc104 总线实现上位机对测试的控制。
fpga与pc104的接口电路
pc104总线是一种专为嵌入式控制定义的工业控制总线,其信号定义与isa 总线基本相同。 pc104总线共有4 类总线周期,即8 位的总线周期、16 位的总线周期、dma 总线周期和刷新总线周期。 16 位的i/o总线周期为3 个时钟周期,8 位的i/o总线周期为6 个时钟周期。 为了提高通信的速度,isa总线采用16 位通信方式,即16 位i/o方式。 为了充分利用pc104的资源,应用pc104的系统总线扩展后对fpga 进行在线配置。正常工作时通过pc104总线与fpga进行数据通信。
fpga与串行a/d及d/a器件的接口
根据测试机系统设计要求,需要对测试电压及两通道参考电压进行自检,即a/d转换通道至少有3 路。 两路比较电路的参考电压由d/a输出,则系统的d/a通道要求有两通道。 为了减少a/d及d/a的控制信号线数,选用串行a/d及d/a器件。 综合性能、价格等因素, 选用的a/d器件为tlc2543,d/a器件为tlv5618。
tlv5618是ti公司带缓冲基准输入(高阻抗)的双路12 位电压输出dac,通过cmos 兼容的3线串行总线实现数字控制。器件接收16 位命令字,产生两路d/a模拟输出。tlv5618只有单一i/o周期,由外部时钟scl k决定,延续16 个时钟周期,将命令字写入片内寄存器,完成后即进行d/a转换。tlv5618读入命令字是从cs的下降沿开始有效,从下一sclk的下降沿开始读入数据,读入16位数据后即进入转换周期,直到下次出现cs的下降沿。
tlc2543是ti公司的带串行控制和11个输入端的12 位、开关电容逐次逼近型a/d转换器。 片内转换器有高速、高精度和低噪音的特点。 tlc2543工作过程分为两个周期:i/o周期和转换周期。i/o周期由外部时钟sclk决定,延续8、12或16个时钟周期,同时进行两种操作: 在sclk上升沿以msb方式输入8位数据到片内寄存器;在sclk下降沿以msb 方式输出8、12、16位转换结果。转换周期在i/o周期的最后一个sclk下降沿开始,直到eoc信号变高,指示转换完成。 为了与tlv5618的i/o周期一致,采用了msb方式,使用cs的16 时钟传送的时序。
由于这两种器件都是spi接口,可将这两器件连接至同一spi 总线,通过不同的片选信号对不同的器件操作。 由于spi接口协议复杂,而且从图3 可以看出,这两种器件的时序并没有用到全部的spi接口时序。为了实现符合以上逻辑的时序,减少标准spi 接口ip 核对fpga资源的浪费, 设计采用verilog硬件描述语言用同步状态机(fsm)的设计方法实现,编写adc及dac控制时序。程序实际上是一个嵌套的状态机,由主状态机和从状态机通过由控制线启动的总线在不同的输入信号情况下构成不同功能的有限状态机。 则由图3 可知,d/a操作有4 个状态,a/d操作有7个状态。 两种状态中有几个状态是相同的,故可用一个有限状态机完成对串行a/d及d/a的操作。 程序实际上是一个嵌套的状态机,由主状态机和从状态机通过由控制总线启动的总线在不同的输入信号情况下构成不同功能的较复杂的有限状态机。 a/d及d/a操作共用唯一的驱动时钟(sclk) 及数据总线(si、so)。由于操作的写周期有16个时钟周期,读周期有12个时钟周期,模块是在三个嵌套的有限状态机中完成的。
系统设计中,将ad、da操作封装成一单独模块,由上层控制模块输出命令字及控制信号启动本
上一篇:电气系统的接地