位置:51电子网 » 技术资料 » 仪器仪表

通信类SoC测试方案——Base Band

发布时间:2008/6/2 0:00:00 访问次数:704

摘要:本篇文章主要是以无线通信芯片的测试为课题来加以分析的。为了解决这个课题,在此将介绍基于advantest(爱德万测试)soc测试系统的高速高精度的任意波形发生器(wvfg)、波形数字转换器(wvfd)、以及超高速任意波形发生器(gsawg)上的所实现了的结构和新近采用的技术。另外,这里也说明了关于利用这些技术进行测试的例子。

1前言

随着近年来数字通信的高速化,soc芯片中集成的ad/da转换器也在摸索着高速化的一条道路。例如,在3gpp中采用的w-cdma方式,进行的就是5mhz带域信号的信号传输和接受;ieee802.11等无线lan中传送的是20mhz带域的ofdm信号。为了能对使用这样的宽带域的soc芯片进行测试,就需要soc测试系统搭载高速高精度的任意波形发生器和波形数字转换器。

最近,直接将rf信号落向base band带的directly conversion方式正成为大家的话题,但作为它的先驱,还有将数百mhz程度的中间频率落向 base band的方式。对于测试这种芯片的场合,则需要使用到具有数百mhz载波的调制信号。

为了测试宽带域的base band信号,advan-test(爱德万测试)开发了能搭载在soc测试系统t66xx系列上的任意波形发生器wvfg和波形数字转换器wvfd,以及能直接发生数百mhz载波调制信号的超高速任意波形发生器gsawg。本文主要介绍了gsawg对one-chip化通信类芯片测试的作用。

2无线通信芯片测试的课题

(1)低tat(验证、测试工时的降低)

在制品寿命大多低于1年的消费类ic市场中,制品开发的tat短缩已经成为燃眉之急。但是,由于soc化的发展,极其复杂的系统被越来越多的集成在1个chip上,而致使验证和测试的工时大大增加了。

(2)降低测试成本

以前要5个chip才能实现动作的系统,如今只要1个chip就可以实现,但是价格也减少为主chip1个+α的程度。为了满足急速商品化的市场,必须实现测试系统的成本降低。

(3)高dynamic range、宽带域测试

analog性能从原来用计测器来实现的高性能,到能够用1个chip来实现,伴随着前面所述的通信速度的高速化,高性能化的压力正日益提高。

3base band ic测试方案

(1)实现低tat(验证、测试工时的降低)的方案

周边回路的减少:

原来,在tester上进行analog性能的测试时, dut周边必须设有relay和amp等周边回路。我们花了许多时间来使我们的测试系统所需的周边回路趋向最小限度。以下说明了各unit的特征。各unit概要的block表示在图1至图3中。

wvfg准备了2 channel×4(board/ch),并且可以在这4块board之间独立的控制信号的振幅和 dc offset的电压;2个ch间能够完全独立的进行控制。当然,也可以实现使用共同clock或start trigger的ch同期动作。

差动输出信号除了指普通模式dc电压的重叠和差动之间offset电压重叠的机能之外,基于unit 内藏电容器的ac coupling机能支持了lsi方面也支持了自己的偏压。

波形memory记忆了合计直到8(mw/ch)的最大128(种/ch)的波形数据。这些波形数据的输出顺序可以自由的指定并且连续的发生。或者说,可以使这些波形从与logic测试pattern同步的发生信号中切换控制,可以实现在高through put中的一连串测试。

进行wvfg的d/a变换的clock是专门为产生与系统基准clock频率相同的低jitter的高频率分解能clock源的wvfg准备的。也能够将与logic pin同步的clock,通过pll来实现叠加。

使d/a变换后的阶段状analog波形smoothing的低通滤波器内藏了6种对应于测试信号的频率带。

wvfd准备了4ch,输入pin可以在相当于1个 ch的6个signal端和一个差动输入中进行选择。输入cupping可以在50 wdc,1mwac,1mwdc中加以切换。dc offset除去机能和大约3db步长的宽范围振幅range可以除去输入信号中的重叠的dc 成分,实现了使用最佳振幅range来进行波形观
测。

采样clock作为低jitter的clock,是为wvfd 专用而准备的。和wvfg相同,可以将与logic pin同期的clock,通过pll来实现频率叠加的功能。

波形取得的开始(trigger)除了由软件来start 之外,基于与logic pattern同期的start、event timer的start、边可以根据所观测波形的上升和下降的斜面来实现level trigger的start。除了level trigger机能之外,波形取得的开始同时控制着全部channel。level trigger机能具有可以对各观测波形独立的施加动作,也可以与特定channel的trigger 同期开始对其他channel的波形取得。另外,也准备了retrigger机能和pretrigger机能等多样的波形取得机能。

(2)降低测试成本的方案

系统自动支持直到4个lsi的同时测定机能。由此,可以在大规模生产情况下减少近1/4的测试成本。用户以前都是辛苦的边制作周边回路,边记述复杂的测试程序;使用本系统可以简单的从

摘要:本篇文章主要是以无线通信芯片的测试为课题来加以分析的。为了解决这个课题,在此将介绍基于advantest(爱德万测试)soc测试系统的高速高精度的任意波形发生器(wvfg)、波形数字转换器(wvfd)、以及超高速任意波形发生器(gsawg)上的所实现了的结构和新近采用的技术。另外,这里也说明了关于利用这些技术进行测试的例子。

1前言

随着近年来数字通信的高速化,soc芯片中集成的ad/da转换器也在摸索着高速化的一条道路。例如,在3gpp中采用的w-cdma方式,进行的就是5mhz带域信号的信号传输和接受;ieee802.11等无线lan中传送的是20mhz带域的ofdm信号。为了能对使用这样的宽带域的soc芯片进行测试,就需要soc测试系统搭载高速高精度的任意波形发生器和波形数字转换器。

最近,直接将rf信号落向base band带的directly conversion方式正成为大家的话题,但作为它的先驱,还有将数百mhz程度的中间频率落向 base band的方式。对于测试这种芯片的场合,则需要使用到具有数百mhz载波的调制信号。

为了测试宽带域的base band信号,advan-test(爱德万测试)开发了能搭载在soc测试系统t66xx系列上的任意波形发生器wvfg和波形数字转换器wvfd,以及能直接发生数百mhz载波调制信号的超高速任意波形发生器gsawg。本文主要介绍了gsawg对one-chip化通信类芯片测试的作用。

2无线通信芯片测试的课题

(1)低tat(验证、测试工时的降低)

在制品寿命大多低于1年的消费类ic市场中,制品开发的tat短缩已经成为燃眉之急。但是,由于soc化的发展,极其复杂的系统被越来越多的集成在1个chip上,而致使验证和测试的工时大大增加了。

(2)降低测试成本

以前要5个chip才能实现动作的系统,如今只要1个chip就可以实现,但是价格也减少为主chip1个+α的程度。为了满足急速商品化的市场,必须实现测试系统的成本降低。

(3)高dynamic range、宽带域测试

analog性能从原来用计测器来实现的高性能,到能够用1个chip来实现,伴随着前面所述的通信速度的高速化,高性能化的压力正日益提高。

3base band ic测试方案

(1)实现低tat(验证、测试工时的降低)的方案

周边回路的减少:

原来,在tester上进行analog性能的测试时, dut周边必须设有relay和amp等周边回路。我们花了许多时间来使我们的测试系统所需的周边回路趋向最小限度。以下说明了各unit的特征。各unit概要的block表示在图1至图3中。

wvfg准备了2 channel×4(board/ch),并且可以在这4块board之间独立的控制信号的振幅和 dc offset的电压;2个ch间能够完全独立的进行控制。当然,也可以实现使用共同clock或start trigger的ch同期动作。

差动输出信号除了指普通模式dc电压的重叠和差动之间offset电压重叠的机能之外,基于unit 内藏电容器的ac coupling机能支持了lsi方面也支持了自己的偏压。

波形memory记忆了合计直到8(mw/ch)的最大128(种/ch)的波形数据。这些波形数据的输出顺序可以自由的指定并且连续的发生。或者说,可以使这些波形从与logic测试pattern同步的发生信号中切换控制,可以实现在高through put中的一连串测试。

进行wvfg的d/a变换的clock是专门为产生与系统基准clock频率相同的低jitter的高频率分解能clock源的wvfg准备的。也能够将与logic pin同步的clock,通过pll来实现叠加。

使d/a变换后的阶段状analog波形smoothing的低通滤波器内藏了6种对应于测试信号的频率带。

wvfd准备了4ch,输入pin可以在相当于1个 ch的6个signal端和一个差动输入中进行选择。输入cupping可以在50 wdc,1mwac,1mwdc中加以切换。dc offset除去机能和大约3db步长的宽范围振幅range可以除去输入信号中的重叠的dc 成分,实现了使用最佳振幅range来进行波形观
测。

采样clock作为低jitter的clock,是为wvfd 专用而准备的。和wvfg相同,可以将与logic pin同期的clock,通过pll来实现频率叠加的功能。

波形取得的开始(trigger)除了由软件来start 之外,基于与logic pattern同期的start、event timer的start、边可以根据所观测波形的上升和下降的斜面来实现level trigger的start。除了level trigger机能之外,波形取得的开始同时控制着全部channel。level trigger机能具有可以对各观测波形独立的施加动作,也可以与特定channel的trigger 同期开始对其他channel的波形取得。另外,也准备了retrigger机能和pretrigger机能等多样的波形取得机能。

(2)降低测试成本的方案

系统自动支持直到4个lsi的同时测定机能。由此,可以在大规模生产情况下减少近1/4的测试成本。用户以前都是辛苦的边制作周边回路,边记述复杂的测试程序;使用本系统可以简单的从

相关IC型号
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!