安捷伦推出7 /12.5Gb/s码型发生器J-BERT N4903A
发布时间:2008/6/2 0:00:00 访问次数:582
计算机行业正在推出使用pci express、串行高级技术附件和全缓冲dimm(双列直插内存模块)等技术的下一代多千兆位设备。工程师需要简单、经济高效的测试解决方案来表征这些高速接口以及对其进行一致性测试以符合上市的时间和价格要求。
新型agilent j-bert n4903a 7 gb/s和12.5 gb/s码型发生器选件是经济型数字激励,能够快速精确地对高速串行接口进行表征和一致性测试。设计和测试工程师能够使用j-bert码型发生器向被测件注入清晰的和最坏情况的抖动码型和时钟信号。示波器、内置比特误码率测试(bist)等分析工具或其他分析仪可用来监测被测件在理想和最坏条件下的行为。
j-bert n4903a码型发生器可通过以下方法,快速精确进行测试:
简化使用内置和校准抖动源对随机抖动(rj)、周期抖动(pj)、有界不相关抖动(buj)进行的最坏情况抖动容限测试。使眼图闭合可以优于0.5 ui;
仿真信号间干扰(isi)(选件j20);
测试差模和单模噪声的稳定性(选件j20);
通常使用扩频时钟(ssc)进行注入;
简化串行计算机总线设备的仪器设置:
通过码型序列发生器和32 mb码型存储器可以轻松设置复杂的训练序列;
通过子速率时钟输出能够生成所有类型的时钟和数据速率比;
涵盖150 mb/s至7 gb/s(选件g07)或至12.5 gb/s(选件g13)之间所有的常用数据速率;
依靠20 ps跳变时间(20%-80%)、9 ps峰峰值抖动等出色的信号性能,获得精确的测量结果;
支持按需升级,使用户可以分步添置误码检测器、cdr和完整的抖动容限测试,从而获得完整的j-bert功能。
计算机行业正在推出使用pci express、串行高级技术附件和全缓冲dimm(双列直插内存模块)等技术的下一代多千兆位设备。工程师需要简单、经济高效的测试解决方案来表征这些高速接口以及对其进行一致性测试以符合上市的时间和价格要求。
新型agilent j-bert n4903a 7 gb/s和12.5 gb/s码型发生器选件是经济型数字激励,能够快速精确地对高速串行接口进行表征和一致性测试。设计和测试工程师能够使用j-bert码型发生器向被测件注入清晰的和最坏情况的抖动码型和时钟信号。示波器、内置比特误码率测试(bist)等分析工具或其他分析仪可用来监测被测件在理想和最坏条件下的行为。
j-bert n4903a码型发生器可通过以下方法,快速精确进行测试:
简化使用内置和校准抖动源对随机抖动(rj)、周期抖动(pj)、有界不相关抖动(buj)进行的最坏情况抖动容限测试。使眼图闭合可以优于0.5 ui;
仿真信号间干扰(isi)(选件j20);
测试差模和单模噪声的稳定性(选件j20);
通常使用扩频时钟(ssc)进行注入;
简化串行计算机总线设备的仪器设置:
通过码型序列发生器和32 mb码型存储器可以轻松设置复杂的训练序列;
通过子速率时钟输出能够生成所有类型的时钟和数据速率比;
涵盖150 mb/s至7 gb/s(选件g07)或至12.5 gb/s(选件g13)之间所有的常用数据速率;
依靠20 ps跳变时间(20%-80%)、9 ps峰峰值抖动等出色的信号性能,获得精确的测量结果;
支持按需升级,使用户可以分步添置误码检测器、cdr和完整的抖动容限测试,从而获得完整的j-bert功能。