位置:51电子网 » 技术资料 » 其它综合

微带滤波器和耦合电路的设计、制作和测量

发布时间:2008/5/29 0:00:00 访问次数:489

摘要

通过介绍两个微波电路样品板的设计、制作和测量的过程,推荐一种电路样品板制作新方式。

1 前 言

当今的微波设计师依赖许多工具来制作高效的电路和系统。他们要利用已有的参考资料和强大的eda工具和电磁(em)分析工具,还必须结合自己的实践经验来进行制作。这些工作最终需要通过制作电路和测试完成的电路来实现。这篇文章描述了两个微带电路设计是如何使用各种不同工具开发,用电路板铣制设备快速制作,然后经过测量来验证设计方法的正确性。

样例中的设计是一个典型的带宽3.7到4.2ghz的发夹型滤波器和一个1到8ghz的定向耦合器,使用schi
ffman锯齿技术减小尺寸。发夹型滤波器用agilent ads1.3软件设计和仿真,用sonnet lite软件进行平面em分析。耦合器运用了基于设计规则的变换,有一个现存的阶梯线形式的耦合器设计来启动。

两个电路都是用lpkf光电股份有限公司的protomat c100hf型设备制作出来的,使用hp(agilent) 8753e网络分析仪获得测量结果。

2 设计样例 3.7到4.2ghz的发夹型滤波器

2.1 设计


这个滤波器设计用于在3.7到4.2ghz的带宽上获得一个平坦的响应。插入损耗和回波损耗在此频段优于16db。这个滤波器用在下变频器输入端进行镜频抑制。该设计选用一个典型的发夹型滤波器,它将能满足设计要求的性能和尺寸。

滤波器由ads1.3设计,图1是结果图样。当然,这是一个熟悉的发夹型结构。滤波器占用的面积约为500 x 1200 mils (0.5 x 1.2 in.),包括用来保持恒定逻辑属性的发夹循环所需的足够面积。

点击看原图

图2是在ads中的设计和优化结构。这个拓扑形是中心对称的,所以设计成两段,由一个“背靠背”结构连接。由于数学方面上的结构尺寸减小,计算时间被大大缩减。

点击看原图

图2,在ads中的设计和优化结构。滤波器以两个镜像的图形块进行仿真,以实现对称结构

建立优化来获得在通带3.55至4.4ghz的最小16db的回波损耗,在3.2ghz以下和4.7ghz以上最小28db的阻带衰减。优化的频率范围是3.0-5.0ghz。更宽范围不要求获得预想的结果。

点击看原图

图3,对最终设计的ads仿真定义。仿真性能和滤波器图样都出自于这里的数据

图3显示了每一个“半滤波器”的ads最终设计,包括端口、微带线、t形、弯曲和短凸形。注意短凸形的末端的0.1pf电容,说明具有末端效应(边缘电容)。图1的也有它们的显示。

点击看原图

图4,仿真结果。
(a)全程响应;(b)通带响应和插入损耗;(c)回波损耗;(d)smith阻抗图

图4是模型化的性能显示。包括通带、阻带特性、回波损耗结果以及输入/输出阻抗的smith图。这些图表说明ads模型满足滤波器的设计标准。2.2 em分析

图5是滤波器尺寸的详图。设计的数据使用sonnet软件公司的sonnet lite平面电磁场软件进行电路分析。

点击看原图

摘要

通过介绍两个微波电路样品板的设计、制作和测量的过程,推荐一种电路样品板制作新方式。

1 前 言

当今的微波设计师依赖许多工具来制作高效的电路和系统。他们要利用已有的参考资料和强大的eda工具和电磁(em)分析工具,还必须结合自己的实践经验来进行制作。这些工作最终需要通过制作电路和测试完成的电路来实现。这篇文章描述了两个微带电路设计是如何使用各种不同工具开发,用电路板铣制设备快速制作,然后经过测量来验证设计方法的正确性。

样例中的设计是一个典型的带宽3.7到4.2ghz的发夹型滤波器和一个1到8ghz的定向耦合器,使用schi
ffman锯齿技术减小尺寸。发夹型滤波器用agilent ads1.3软件设计和仿真,用sonnet lite软件进行平面em分析。耦合器运用了基于设计规则的变换,有一个现存的阶梯线形式的耦合器设计来启动。

两个电路都是用lpkf光电股份有限公司的protomat c100hf型设备制作出来的,使用hp(agilent) 8753e网络分析仪获得测量结果。

2 设计样例 3.7到4.2ghz的发夹型滤波器

2.1 设计


这个滤波器设计用于在3.7到4.2ghz的带宽上获得一个平坦的响应。插入损耗和回波损耗在此频段优于16db。这个滤波器用在下变频器输入端进行镜频抑制。该设计选用一个典型的发夹型滤波器,它将能满足设计要求的性能和尺寸。

滤波器由ads1.3设计,图1是结果图样。当然,这是一个熟悉的发夹型结构。滤波器占用的面积约为500 x 1200 mils (0.5 x 1.2 in.),包括用来保持恒定逻辑属性的发夹循环所需的足够面积。

点击看原图

图2是在ads中的设计和优化结构。这个拓扑形是中心对称的,所以设计成两段,由一个“背靠背”结构连接。由于数学方面上的结构尺寸减小,计算时间被大大缩减。

点击看原图

图2,在ads中的设计和优化结构。滤波器以两个镜像的图形块进行仿真,以实现对称结构

建立优化来获得在通带3.55至4.4ghz的最小16db的回波损耗,在3.2ghz以下和4.7ghz以上最小28db的阻带衰减。优化的频率范围是3.0-5.0ghz。更宽范围不要求获得预想的结果。

点击看原图

图3,对最终设计的ads仿真定义。仿真性能和滤波器图样都出自于这里的数据

图3显示了每一个“半滤波器”的ads最终设计,包括端口、微带线、t形、弯曲和短凸形。注意短凸形的末端的0.1pf电容,说明具有末端效应(边缘电容)。图1的也有它们的显示。

点击看原图

图4,仿真结果。
(a)全程响应;(b)通带响应和插入损耗;(c)回波损耗;(d)smith阻抗图

图4是模型化的性能显示。包括通带、阻带特性、回波损耗结果以及输入/输出阻抗的smith图。这些图表说明ads模型满足滤波器的设计标准。2.2 em分析

图5是滤波器尺寸的详图。设计的数据使用sonnet软件公司的sonnet lite平面电磁场软件进行电路分析。

点击看原图

相关IC型号
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!