位置:51电子网 » 技术资料 » 模拟技术

采样率为192kHz的24位AD转换器CS5361原理及应用

发布时间:2008/5/28 0:00:00 访问次数:696

摘要:cs5361是crystal公司推出的192khz采样率、多位(24位)音频δ-σa/d转换器,它具有双通道输入、采样率高、动态范围大等特点,非常适合于高端音响或其它领域的应用。文中介绍了cs5361的主要特点、工作原理,并给出了它的典型应用实例。

关键词:ad转换器;cs5361;采样

1 cs5361的主要特性

cs5361是crystal公司推出的114db、192khz数据输出率的24位δ-σ结构音频ad转换器,其主要特性如下:

●采用多位δ-σ结构;

●具有24位转换精度;

●114 db动态范围;

●总谐波失真+噪声优于-105 db;

●系统采样率高达192khz;

●功耗小于150mw

●内部带有高通滤波电路或直流失调电压标定电路;

●内带线性相移数字抗混滤波器;

●支持5v到2.5v逻辑电平;

●采用差动输入结构;

●具有溢出检测功能;

●采用24脚soic或tssop封装形式。

cs5361是供数字音频系统使用的完整的模数转换器,可完成采样、模数转换、抗混滤波等功能,并最终产生以串行模式输出的、对应于左右两个输入通道信号的24位采样数据,而且其最高数据输出率可高达192khz。

cs5361芯片采用具有优良噪声抑制能力的差动输入结构,并采用5阶多位δ-σ调制器,同时带有数字滤波器和抽样器,从而避免了需要外部抗混滤波器的麻烦。

2 cs5361的引脚排列及功能

cs5361采用24脚soic或tssop封装,引脚排列图如图1所示。芯片内部结构图如图2所示。各引脚的功能如下:

rst:低功耗模式选择端,低电平有效;

m/ s:主、从模式选择引脚,该脚为低电平时,芯片为从工作模式;

lrck:该端可用于决定当前串行数据属于左通道还是右通道;

sclk:串行移位时钟端口;

mclk:调制器和数字滤波器的时钟源;

vd:芯片数字电源;

gnd:地参考,必须与模拟地相连;

vl:数字输入输出部分电源;

sdout:串行数据信号输出端;

mdiv:时钟分频端,该脚为高电平时,主时钟被2分频;

hpf:高通滤波器允许端,该脚为低电平时,高通滤波器工作;

i2s/lj:数据输出格式选择端,该脚为高电平时,输出格式为i2s,否则为左对齐输出格式;

m0、m1:操作模式选择端;

ovfl:左右通道溢出指示脚;

ainl+,ainl-,ainr+,ainr-:分别为左右通道模拟信号的+、-输入端;

va:+5v模拟电源输入端;

vq:内部静态参考电压,使用时应连接滤波器;

refgnd:内部采样电路参考地;

filt+:内部采样电路参考电压。

3 基本工作原理

cs5361转换器工作时,应根据工作的具体需要确定工作模式、操作模式、输出格式、高通滤波模式等工作参数,下面分别介绍这些参数的意义及设置方式。

3.1 操作模式及采样率范围

摘要:cs5361是crystal公司推出的192khz采样率、多位(24位)音频δ-σa/d转换器,它具有双通道输入、采样率高、动态范围大等特点,非常适合于高端音响或其它领域的应用。文中介绍了cs5361的主要特点、工作原理,并给出了它的典型应用实例。

关键词:ad转换器;cs5361;采样

1 cs5361的主要特性

cs5361是crystal公司推出的114db、192khz数据输出率的24位δ-σ结构音频ad转换器,其主要特性如下:

●采用多位δ-σ结构;

●具有24位转换精度;

●114 db动态范围;

●总谐波失真+噪声优于-105 db;

●系统采样率高达192khz;

●功耗小于150mw

●内部带有高通滤波电路或直流失调电压标定电路;

●内带线性相移数字抗混滤波器;

●支持5v到2.5v逻辑电平;

●采用差动输入结构;

●具有溢出检测功能;

●采用24脚soic或tssop封装形式。

cs5361是供数字音频系统使用的完整的模数转换器,可完成采样、模数转换、抗混滤波等功能,并最终产生以串行模式输出的、对应于左右两个输入通道信号的24位采样数据,而且其最高数据输出率可高达192khz。

cs5361芯片采用具有优良噪声抑制能力的差动输入结构,并采用5阶多位δ-σ调制器,同时带有数字滤波器和抽样器,从而避免了需要外部抗混滤波器的麻烦。

2 cs5361的引脚排列及功能

cs5361采用24脚soic或tssop封装,引脚排列图如图1所示。芯片内部结构图如图2所示。各引脚的功能如下:

rst:低功耗模式选择端,低电平有效;

m/ s:主、从模式选择引脚,该脚为低电平时,芯片为从工作模式;

lrck:该端可用于决定当前串行数据属于左通道还是右通道;

sclk:串行移位时钟端口;

mclk:调制器和数字滤波器的时钟源;

vd:芯片数字电源;

gnd:地参考,必须与模拟地相连;

vl:数字输入输出部分电源;

sdout:串行数据信号输出端;

mdiv:时钟分频端,该脚为高电平时,主时钟被2分频;

hpf:高通滤波器允许端,该脚为低电平时,高通滤波器工作;

i2s/lj:数据输出格式选择端,该脚为高电平时,输出格式为i2s,否则为左对齐输出格式;

m0、m1:操作模式选择端;

ovfl:左右通道溢出指示脚;

ainl+,ainl-,ainr+,ainr-:分别为左右通道模拟信号的+、-输入端;

va:+5v模拟电源输入端;

vq:内部静态参考电压,使用时应连接滤波器;

refgnd:内部采样电路参考地;

filt+:内部采样电路参考电压。

3 基本工作原理

cs5361转换器工作时,应根据工作的具体需要确定工作模式、操作模式、输出格式、高通滤波模式等工作参数,下面分别介绍这些参数的意义及设置方式。

3.1 操作模式及采样率范围

相关IC型号

热门点击

 

推荐技术资料

泰克新发布的DSA830
   泰克新发布的DSA8300在一台仪器中同时实现时域和频域分析,DS... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!