基于TMS320F206的多协议数据传输
发布时间:2008/5/28 0:00:00 访问次数:389
全数字电力线载波机等数字通信设备中通常要求在有限带宽的数据通道中传输多路话音和数据,此类设备传输的数据格式不定,有同步数据格式、异步数据格式及不确定的非等时数据格式。另外,数据接口的速率也是变化的,必须能适应异步数据300 b/s~19.2 kb/s,同步数据300 b/s~33.6 kb/s的不同数据速率的传输要求,因此多功能数据接口必不可少。当数据速率较高时,普通的微处理器一般难以胜任。dsp芯片由于其特殊的流水线结构,能较好地解决诸如多路多协议高速数据复分接等方面的难题。
1 设计思想
tms320c2xx是美国ti公司出品的tms320系列数字信号微处理器(digital signal process,dsp)中的一种定点dsp,本设计的核心器件是数字信号处理器tms320f206,他是c2xx系列中惟一具有片内flash存储器的dsp芯片。
tms320f206速度可达40 mips,单周期指令执行时间最快可达50 ns,具有丰富的片内外资源。可寻址的存储器空间为224 kb(程序空间64 kb,数据空间64 kb,i/o空间64 kb,还有32 kb的全局存储空间);片内双向访问ram为544 b,(288 b用于数据,256 b可用于程序/数据);片内有闪速存储器32 kb;片内有单访问ram为4.5 kb。还有丰富的片内外设,软件可编程的定时器;适用于程序、数据和i/o存储空间的软件可编程等待状态产生器;振荡器与锁相环,可实现时钟的选择:×1,×2,×4和÷2;同步串行口;异步串行口。
cpld由于其体积小、可靠性高、开发方便,已成为目前业界数字逻辑电路设计的首选。本设计选用altera公司的max7000系列cpld芯片epm7128。epm7128可用门数目为2 500,宏单元数目为128,逻辑门阵列块数目为8,最大用户i/o数目为100,正好满足系统对数字逻辑电路设计的要求。
mxl1543是多协议软件可编程数据传输接口芯片,与mxl1344a多协议软件可编程终端电阻网络配合使用,可使数据处理单元方便快捷地满足用户不同数据格式的传输要求,灵活地选用v.10,v.11,v.28,v.35多种协议。因此,本设计选用mxl1543和mxl1344a实现多协议接口。
2 硬件实现
该系统由以下几部分组成:
(1)以tms320f206为核心的主控部分。
(2)以epm7128slc为核心的逻辑电路控制部分。
(3)总线驱动电路。
(4)多协议数据接口电路。
(5)看门狗电路。
以下具体分析各部分电路功能。
2.1 以dsp芯片为核心的主控电路
该部分电路由tms320f206、晶体振荡电路和jtag口组成。
tms320f206端口提供了7根与仿真电路设计有关的仿真引脚,引脚76~82,连接到双列14脚的仿真插头。通过此jtag口,使用ti公司的xds510仿真器即可进行在线仿真调试。必须注意:仿真插头为双列14引脚,其中第6脚应为空,作为定位引脚。图中emu0/1为仿真引脚,加入22 kω上拉电阻,以保证信号上升时间,pd与电源相连。用于电源检测,指示电缆是否连接和目标系统是否加电,其他端与dsp对应端相连。注意在布线时仿真头与tms320f206问距不大于6 in,否则要加入信号缓冲器。
另外需要重视的是,tms320f206虽然具有片内32 kb flash,但在调试状态下并不能实际使用,为了使仿真系统能正常工作,必须在设计的目标系统中加入仿真时下载程序用的ram。本电路采用2片cyc199完成。
引脚85~90是同步串行口的引脚,在本设计中此同步串口主要用于处理同步数据。同步串行口的工作需要3种信号:
时钟信号(clkx/clkr),由cpld产生送入;帧同步信号(fsx/fsr)由cpld产生送入;数据信号,发送引脚(dx)连接到多协议接口芯片的ttl发送端,接收引脚(dr)连接到多协议接口芯片的ttl接收端。
片内的异步串行口(asp)可提供便的串口数据通信。片内共有4个寄存器异步数据发送和接收寄存器(adtr),异步串行口控制寄存器(aspcr),i/o状态寄存器(iosr),波特率除法寄存器。还有2个程序员不可访问的寄存器:异步串行口发送移位寄存器(axsr)和异步串行口接收移位寄存器(arsr)。共有6个引脚tx,rx,io0,io1,io2,io3。本设计中利用tx及rx进行与上位机异步数据的传输,io0~io3作为通用的i/o口使用。
本设计利用通用输入引脚bio、通用输出引脚xf及外部中断来处理用户的异步数据传输。
tms320f206的引脚d0~d15及a8~a12连接到cpld,实现i/o口的扩展及实现其他逻辑功能。
2.2 逻辑控制电路
由altera公司的cpld芯片epm7128实现所需的逻辑控制,并实现了对tms320f206的i/o口扩展。其中需要控制的有:
(1)hpi驱动电路74f245的片选线cs、方向dir;
(2)对接口芯片mxl1344a,mxl1543进行软件编程,选择传输数据协议方式;
(3)对x25043看门狗电路的控制;
(4)输出hpi-8口控制信号,与hpi-8口进行有效的数据交换;
(5)系统所需的
全数字电力线载波机等数字通信设备中通常要求在有限带宽的数据通道中传输多路话音和数据,此类设备传输的数据格式不定,有同步数据格式、异步数据格式及不确定的非等时数据格式。另外,数据接口的速率也是变化的,必须能适应异步数据300 b/s~19.2 kb/s,同步数据300 b/s~33.6 kb/s的不同数据速率的传输要求,因此多功能数据接口必不可少。当数据速率较高时,普通的微处理器一般难以胜任。dsp芯片由于其特殊的流水线结构,能较好地解决诸如多路多协议高速数据复分接等方面的难题。
1 设计思想
tms320c2xx是美国ti公司出品的tms320系列数字信号微处理器(digital signal process,dsp)中的一种定点dsp,本设计的核心器件是数字信号处理器tms320f206,他是c2xx系列中惟一具有片内flash存储器的dsp芯片。
tms320f206速度可达40 mips,单周期指令执行时间最快可达50 ns,具有丰富的片内外资源。可寻址的存储器空间为224 kb(程序空间64 kb,数据空间64 kb,i/o空间64 kb,还有32 kb的全局存储空间);片内双向访问ram为544 b,(288 b用于数据,256 b可用于程序/数据);片内有闪速存储器32 kb;片内有单访问ram为4.5 kb。还有丰富的片内外设,软件可编程的定时器;适用于程序、数据和i/o存储空间的软件可编程等待状态产生器;振荡器与锁相环,可实现时钟的选择:×1,×2,×4和÷2;同步串行口;异步串行口。
cpld由于其体积小、可靠性高、开发方便,已成为目前业界数字逻辑电路设计的首选。本设计选用altera公司的max7000系列cpld芯片epm7128。epm7128可用门数目为2 500,宏单元数目为128,逻辑门阵列块数目为8,最大用户i/o数目为100,正好满足系统对数字逻辑电路设计的要求。
mxl1543是多协议软件可编程数据传输接口芯片,与mxl1344a多协议软件可编程终端电阻网络配合使用,可使数据处理单元方便快捷地满足用户不同数据格式的传输要求,灵活地选用v.10,v.11,v.28,v.35多种协议。因此,本设计选用mxl1543和mxl1344a实现多协议接口。
2 硬件实现
该系统由以下几部分组成:
(1)以tms320f206为核心的主控部分。
(2)以epm7128slc为核心的逻辑电路控制部分。
(3)总线驱动电路。
(4)多协议数据接口电路。
(5)看门狗电路。
以下具体分析各部分电路功能。
2.1 以dsp芯片为核心的主控电路
该部分电路由tms320f206、晶体振荡电路和jtag口组成。
tms320f206端口提供了7根与仿真电路设计有关的仿真引脚,引脚76~82,连接到双列14脚的仿真插头。通过此jtag口,使用ti公司的xds510仿真器即可进行在线仿真调试。必须注意:仿真插头为双列14引脚,其中第6脚应为空,作为定位引脚。图中emu0/1为仿真引脚,加入22 kω上拉电阻,以保证信号上升时间,pd与电源相连。用于电源检测,指示电缆是否连接和目标系统是否加电,其他端与dsp对应端相连。注意在布线时仿真头与tms320f206问距不大于6 in,否则要加入信号缓冲器。
另外需要重视的是,tms320f206虽然具有片内32 kb flash,但在调试状态下并不能实际使用,为了使仿真系统能正常工作,必须在设计的目标系统中加入仿真时下载程序用的ram。本电路采用2片cyc199完成。
引脚85~90是同步串行口的引脚,在本设计中此同步串口主要用于处理同步数据。同步串行口的工作需要3种信号:
时钟信号(clkx/clkr),由cpld产生送入;帧同步信号(fsx/fsr)由cpld产生送入;数据信号,发送引脚(dx)连接到多协议接口芯片的ttl发送端,接收引脚(dr)连接到多协议接口芯片的ttl接收端。
片内的异步串行口(asp)可提供便的串口数据通信。片内共有4个寄存器异步数据发送和接收寄存器(adtr),异步串行口控制寄存器(aspcr),i/o状态寄存器(iosr),波特率除法寄存器。还有2个程序员不可访问的寄存器:异步串行口发送移位寄存器(axsr)和异步串行口接收移位寄存器(arsr)。共有6个引脚tx,rx,io0,io1,io2,io3。本设计中利用tx及rx进行与上位机异步数据的传输,io0~io3作为通用的i/o口使用。
本设计利用通用输入引脚bio、通用输出引脚xf及外部中断来处理用户的异步数据传输。
tms320f206的引脚d0~d15及a8~a12连接到cpld,实现i/o口的扩展及实现其他逻辑功能。
2.2 逻辑控制电路
由altera公司的cpld芯片epm7128实现所需的逻辑控制,并实现了对tms320f206的i/o口扩展。其中需要控制的有:
(1)hpi驱动电路74f245的片选线cs、方向dir;
(2)对接口芯片mxl1344a,mxl1543进行软件编程,选择传输数据协议方式;
(3)对x25043看门狗电路的控制;
(4)输出hpi-8口控制信号,与hpi-8口进行有效的数据交换;
(5)系统所需的