国半单芯片时钟调整器信号抖动业界最低-0.2ps
发布时间:2008/5/28 0:00:00 访问次数:427
美国国家半导体最新推出的lmk03000、lmk03000c、 lmk03001、lmk03001c及lmk02000时钟调整器内置高频锁相环路、超低噪声压控振荡器及可编程的低噪声输出系统。这几款时钟调整器可将信号抖动减少至0.2ps(典型值) ,目前这是业界抖动最低的单芯片时钟调整器。一直以来,系统设计工程师都采用由多颗芯片组成的压控晶体振荡器或时钟模块来减低抖动,但这个方法较为昂贵。美国国家半导体最新推出的单芯片时钟调整器则可大幅降低系统成本,缩小电路板,减低功耗,以及节省设计时间。此外,这几款时钟调整 器可产生8个不同版本的调整时钟,每一调整时钟的频率及斜率都可编程,因此无需加设时钟分配电路,不但可以节省成本及电路板的空间,而且还可减少信号抖动。这个功能最适用于复杂的系统,例如可为这类系统的不同功能模块提供所需的不同时钟频率。美国国家半导体的这系列时钟调整器有3种不同性能级别可供选择,全部都可引脚兼容,系统设计工程师只需一种印制电路板路设计,便可为系统预留升级的空间,大大提高设计上的灵活性。
美国国家半导体的这系列时钟调整器采用该公司专有的bicmos8工艺技术制造,由该公司设于缅因州南波特兰市的晶片厂负责生产。这种先进的硅晶锗工艺技术确保制成后的芯片可得到最低的抖动和最佳的性能。
时钟调整器的主要技术规格及特色
美国国家半导体最新推出的几款高精度时钟调整器输入的时钟范围为1 至 200 mhz,将时钟信号的抖动减低至 0.2ps 的极低水平。这几款芯片内置高性能的整数n锁相环路核心、压控振荡器以及3个lvds和5个lvpecl时钟输出。lmk03000c及lmk03001c都可将信号抖动减少至0.4ps rms,而 lmk03000及lmk03001则可将信号抖动减少至0.8ps rms。lmk02000时钟调整器内置的锁相环路核心与外置的压控晶体振荡器连接一起。这个设计的优点是可将信号抖动进一步减少,达到0.2ps rms的极低水平。美国国家半导体这几款全新的时钟调整器芯片都采用极小巧的48引脚llp 封装,而且大小完全相同,让系统设计工程师只需一种印制电路板构思线路设计,便可轻易选用不同型号产品以满足不同的抖动要求。
时钟调整器的8个输出端都分别具有一条低噪声的时钟分配通道,其中内置的电路包括专用的可设定分频器、相位同步电路、可设定延迟区段以及 lvds 或 lvpecl 时钟输出缓冲器。系统设计工程师可以分别设定每一时钟输出分频器及延迟电路,以便复制多个整数关连、但相位已调整的时钟,复制时钟的频率高达 785 mhz,输出歪斜率可在 0 至 2.25ns 的范围内加以调整,步进为 150ps。
系统设计工程师只要采用美国国家半导体的时钟调整器,便可通过全局输出使能(goe)引脚,将所有时钟输出置于高阻抗的状态之下。系统设计工程师只要将全局输出使能引脚与芯片的锁定检测(ld) 输出连接一起,便可在没有有效输入时钟的情况下自动使所有输出高阻。此外,未用的输出也可各自置于高阻抗的状态之下。若同一系统采用多个时钟调整器,系统设计工程师可以利用芯片的同步输入引脚,灵活的在启动时将不同的时钟调整器调校至同步操作。
上述五款芯片全部以1,000 颗为采购单位,lmk03000c及lmk03001c两款芯片的单颗价同为18.99 美元,而lmk03000及lmk03001两款芯片的单颗价也同为 15.45 美元,lmk02000芯片的单颗价则为12美元。上述时钟调整芯片全部都有样品供应。
美国国家半导体最新推出的lmk03000、lmk03000c、 lmk03001、lmk03001c及lmk02000时钟调整器内置高频锁相环路、超低噪声压控振荡器及可编程的低噪声输出系统。这几款时钟调整器可将信号抖动减少至0.2ps(典型值) ,目前这是业界抖动最低的单芯片时钟调整器。一直以来,系统设计工程师都采用由多颗芯片组成的压控晶体振荡器或时钟模块来减低抖动,但这个方法较为昂贵。美国国家半导体最新推出的单芯片时钟调整器则可大幅降低系统成本,缩小电路板,减低功耗,以及节省设计时间。此外,这几款时钟调整 器可产生8个不同版本的调整时钟,每一调整时钟的频率及斜率都可编程,因此无需加设时钟分配电路,不但可以节省成本及电路板的空间,而且还可减少信号抖动。这个功能最适用于复杂的系统,例如可为这类系统的不同功能模块提供所需的不同时钟频率。美国国家半导体的这系列时钟调整器有3种不同性能级别可供选择,全部都可引脚兼容,系统设计工程师只需一种印制电路板路设计,便可为系统预留升级的空间,大大提高设计上的灵活性。
美国国家半导体的这系列时钟调整器采用该公司专有的bicmos8工艺技术制造,由该公司设于缅因州南波特兰市的晶片厂负责生产。这种先进的硅晶锗工艺技术确保制成后的芯片可得到最低的抖动和最佳的性能。
时钟调整器的主要技术规格及特色
美国国家半导体最新推出的几款高精度时钟调整器输入的时钟范围为1 至 200 mhz,将时钟信号的抖动减低至 0.2ps 的极低水平。这几款芯片内置高性能的整数n锁相环路核心、压控振荡器以及3个lvds和5个lvpecl时钟输出。lmk03000c及lmk03001c都可将信号抖动减少至0.4ps rms,而 lmk03000及lmk03001则可将信号抖动减少至0.8ps rms。lmk02000时钟调整器内置的锁相环路核心与外置的压控晶体振荡器连接一起。这个设计的优点是可将信号抖动进一步减少,达到0.2ps rms的极低水平。美国国家半导体这几款全新的时钟调整器芯片都采用极小巧的48引脚llp 封装,而且大小完全相同,让系统设计工程师只需一种印制电路板构思线路设计,便可轻易选用不同型号产品以满足不同的抖动要求。
时钟调整器的8个输出端都分别具有一条低噪声的时钟分配通道,其中内置的电路包括专用的可设定分频器、相位同步电路、可设定延迟区段以及 lvds 或 lvpecl 时钟输出缓冲器。系统设计工程师可以分别设定每一时钟输出分频器及延迟电路,以便复制多个整数关连、但相位已调整的时钟,复制时钟的频率高达 785 mhz,输出歪斜率可在 0 至 2.25ns 的范围内加以调整,步进为 150ps。
系统设计工程师只要采用美国国家半导体的时钟调整器,便可通过全局输出使能(goe)引脚,将所有时钟输出置于高阻抗的状态之下。系统设计工程师只要将全局输出使能引脚与芯片的锁定检测(ld) 输出连接一起,便可在没有有效输入时钟的情况下自动使所有输出高阻。此外,未用的输出也可各自置于高阻抗的状态之下。若同一系统采用多个时钟调整器,系统设计工程师可以利用芯片的同步输入引脚,灵活的在启动时将不同的时钟调整器调校至同步操作。
上述五款芯片全部以1,000 颗为采购单位,lmk03000c及lmk03001c两款芯片的单颗价同为18.99 美元,而lmk03000及lmk03001两款芯片的单颗价也同为 15.45 美元,lmk02000芯片的单颗价则为12美元。上述时钟调整芯片全部都有样品供应。