NEC电子开发出40纳米DRAM混载系统LSI 混载工艺技术
发布时间:2008/5/28 0:00:00 访问次数:391
ux8gd和 ux8ld 是在线宽从55nm缩小至40nm的cmos工艺技术的基础上结合了nec电子原有的edram混载工艺技术而成, 它成功地将dram的单元面积缩小到了0.06μm2,约为55nm工艺产品的1/2,因此在搭载同等容量的存储器时,芯片面积与55nm产品相比,最大能缩小50%,有效地降低了产品成本。另外,新技术不仅应用了在55nmdram混载lsi工艺“ux7lsed”中所采用的铪(hafnium)栅极绝缘膜,还使用了镍硅化物(nickel-silicide)栅电极、做为dram电容器使用的锆氧化物(zirconium-oxide)高介电率(high-k)绝缘膜技术等技术,因此能够降低沟道部分的杂质浓度同时减少寄生阻抗,这有利于(1)减少漏极与衬底之间的漏电流并且长时间保持数据(2)减少晶体管性能偏差(3)实现逻辑/存储器部分高速化等,有助于用户更轻松的设计高性能设备。
此项技术的运用,有助于用户在设计数码相机、摄像机、游戏机等对低功耗、小型化,薄型化要求较高的数字av设备以及手持设备时,能更轻松的增加功能。
近几年,在数字av设备、便携式设备领域,为满足最终消费者需求而增加各种新功能的产品开发,已成为当务之急。然而,增加新功能会导致芯片面积增大,从而引发成本增加,功耗增大等问题,这已成为刻不容缓的一大课题。nec电子从0.18微米(μm)产品时代就开始生产dram混载lsi产品。2004年又针对游戏机、通信设备等应用开始量产90nm工艺的dram混载lsi产品。2007年秋季nec电子又推出使用55nm工艺开发出的dram混载lsi样品,并计划于2008年开始量产。新技术不仅在原有55nm工艺的基础上实现了低耗电化,而且通过将线宽减小至40nm,进行优化处理,同时兼顾了提高芯片集成度和降低功耗方面双重优势。
nec电子计划2008年在nec山形对应用了该技术的dram混载lsi产品进行量产。今后,为了进一步提高生产效率,nec电子将会更积极的推进在该领域的研发工作。
ux8gd和 ux8ld 是在线宽从55nm缩小至40nm的cmos工艺技术的基础上结合了nec电子原有的edram混载工艺技术而成, 它成功地将dram的单元面积缩小到了0.06μm2,约为55nm工艺产品的1/2,因此在搭载同等容量的存储器时,芯片面积与55nm产品相比,最大能缩小50%,有效地降低了产品成本。另外,新技术不仅应用了在55nmdram混载lsi工艺“ux7lsed”中所采用的铪(hafnium)栅极绝缘膜,还使用了镍硅化物(nickel-silicide)栅电极、做为dram电容器使用的锆氧化物(zirconium-oxide)高介电率(high-k)绝缘膜技术等技术,因此能够降低沟道部分的杂质浓度同时减少寄生阻抗,这有利于(1)减少漏极与衬底之间的漏电流并且长时间保持数据(2)减少晶体管性能偏差(3)实现逻辑/存储器部分高速化等,有助于用户更轻松的设计高性能设备。
此项技术的运用,有助于用户在设计数码相机、摄像机、游戏机等对低功耗、小型化,薄型化要求较高的数字av设备以及手持设备时,能更轻松的增加功能。
近几年,在数字av设备、便携式设备领域,为满足最终消费者需求而增加各种新功能的产品开发,已成为当务之急。然而,增加新功能会导致芯片面积增大,从而引发成本增加,功耗增大等问题,这已成为刻不容缓的一大课题。nec电子从0.18微米(μm)产品时代就开始生产dram混载lsi产品。2004年又针对游戏机、通信设备等应用开始量产90nm工艺的dram混载lsi产品。2007年秋季nec电子又推出使用55nm工艺开发出的dram混载lsi样品,并计划于2008年开始量产。新技术不仅在原有55nm工艺的基础上实现了低耗电化,而且通过将线宽减小至40nm,进行优化处理,同时兼顾了提高芯片集成度和降低功耗方面双重优势。
nec电子计划2008年在nec山形对应用了该技术的dram混载lsi产品进行量产。今后,为了进一步提高生产效率,nec电子将会更积极的推进在该领域的研发工作。