位置:51电子网 » 技术资料 » D S P

基于DSP的列车应变力测试系统设计

发布时间:2008/5/27 0:00:00 访问次数:565

摘 要:本文介绍了基于tms320vc33 dsp芯片的应变力测试系统的设计,给出了结构原理框图,并围绕dsp设计了测试系统的中断、复位子系统、存储子系统和通信子系统。同时还对测试系统进行了信号完整性分析。
关键词:测试系统;dsp;应变力;信号完整性

车轮与轨道间的作用力是评价车辆运行品质的重要因素,能否准确及时地获取轮轨间的作用力直接影响着车辆脱轨系数等参数的计算。应变力测试系统是设计列车运行状态地面安全监测平台的关键环节,本文用dsp芯片开发的测试系统正是针对这一需要。

测试系统硬件设计
系统整体结构
测试系统以高速、高精度的dsp为核心,构成了包括模拟信号预处理、a/d转换、d/a转换等环节的实时信号测试处理系统。其原理框图如图1所示。
应变传感器输出的模拟信号,经rc滤波网络初步滤去信号中的高频成分,然后经a/d转换后,变为数字信号。rc滤波网络、a/d转换构成了测试系统的前向通道。
中央处理单元以tms320vc33为主体,该dsp是一款高精度、大容量、宽功率范围的浮点处理器,具有高度的并行化,以及dma协处理器通道。同时,本设计还在系统中设置了1个64k×32位的数据存储器和512k×8位的程序存储器,与dsp共同构成了整个系统的存储系统。
可编程逻辑(cpld)是测试系统的硬件控制核心。其主要任务是控制a/d转换、产生存储系统的片选信号。
中断、复位子系统不仅起到系统复位的作用,同时还用来确定系统应用程序的位置。dsp根据此系统来装载应用程序并运行。
中断、复位
子系统设计
在本测试系统中,dsp需要单独地组成一个系统,因而把tms320vc33设置为微计算机模式,此时tms320vc33具有程序引导功能。当系统上电或复位时,tms320vc33监测4个中断管脚的状态,根据bootloader程序定位表来确定用户程序的地址,然后运行自身的bootloader程序把用户程序下载到指定地址空间。实现系统bootloader的复位电路如图2所示。
时钟电路的设计
tms320vc33的时钟,既可由外部提供,也可由板上的振荡器来提供,但外部时钟的精确度高、稳定性好、使用方便,因而本设计中使用了12mhz的外部时钟clkmd0 clkmd1=11的时钟模式,经内部5倍频后,产生60mhz 的系统时钟。
总线驱动
由于dsp的地址总线和数据总线的驱动能力有限,当负载较大时,需要用总线驱动对其负载能力进行扩展,以保证系统能稳定工作。本设计选用了ti公司的宽总线16位双向总线驱动器sn74lvth16245,它具有很高的集成度和性能。
存储子系统设计
存储器接口设计考虑的主要问题是:如何采用ep2rom+高速ram的配置方式来实现存储子系统。
ep2rom用来存放测试系统的程序和初始化数据,系统加电运行时,tms320vc33自动将程序和初始化数据从低速ep2rom装载到高速ram中。装载完毕后,程序在高速ram中全速运行。系统中存储器装载程序和初始化数据的ep2rom起始地址为400000h。同时系统中还扩展了64k高速ram,起始地址为100000h。此外,片选信号由系统中cpld来实现。
对于tms320vc33与ep2rom的接口,系统采用一片am29f040 (512k×8)实现了8位数据宽度的程序引导。ep2rom占用的地址空间为400000h~47ffffh。读ep2rom时插入的等待周期由软件来控制。
tms320vc33实时运行时的程序和数据都存放在快速ram中,因此快速ram与tms320vc33必须实现零等待接口。根据时序要求,当tms320vc33工作于60mhz时钟时,快速ram的存取速度必须小于13ns。本测试系统采用的快速ram是is61lv6416-8t,存取速度为8ns。由于这种快速ram的数据宽度是16位,而tms320vc33的数据宽度是32位,因此必须采用两片构成32位数据宽度,并令写使能信号与经过译码的写信号相连,输出使能信号与译码后的读信号相连。测试系统中的快速ram占用的地址空间为0x100000~0x110000。
通信子系统
在应变力测试系统中,为了把tms320vc33对采样信号的处理结果通过串口传送到pc机显示或作进一步处理,设计中采用ti 公司的tl16c550扩展异步通信芯片将dsp与pc机相连,以完成测试系统与pc机之间的通信。
在tl16c550与tms320vc33的串行通信中,虽然可以通过查询的方式工作,但这样会降低系统的性能。本设计通过tms320vc33的rxrdy和txrdy引脚引入外部中断,从而使系统工作在中断方式,保证了tms320vc33与pc机的高速通信。
此外,本测试系统利用tl16c550的串行通信接口与上位pc机完成信息的交换。此时由于rs-232电路电平与ttl电平不同,因此必须经过电平转换,设计中采用max232a来完成这一功能。
可编程逻辑器件—译码模块
测试系统中的译码模块主要用来实现dsp对片外存储器、i/o设备进行管理以及根据dsp提供的地址信号,给外部存储器、i/o设备分配不同的地址空间。对于本测试系统而言,编码方式主要考虑的是tms320vc33的接口能力问题。tms320vc33的地址空间总容量为16m,采用统一编址也不会对存储器容量造成太大的威胁。另外,tms320vc33没有专门的i/o指

摘 要:本文介绍了基于tms320vc33 dsp芯片的应变力测试系统的设计,给出了结构原理框图,并围绕dsp设计了测试系统的中断、复位子系统、存储子系统和通信子系统。同时还对测试系统进行了信号完整性分析。
关键词:测试系统;dsp;应变力;信号完整性

车轮与轨道间的作用力是评价车辆运行品质的重要因素,能否准确及时地获取轮轨间的作用力直接影响着车辆脱轨系数等参数的计算。应变力测试系统是设计列车运行状态地面安全监测平台的关键环节,本文用dsp芯片开发的测试系统正是针对这一需要。

测试系统硬件设计
系统整体结构
测试系统以高速、高精度的dsp为核心,构成了包括模拟信号预处理、a/d转换、d/a转换等环节的实时信号测试处理系统。其原理框图如图1所示。
应变传感器输出的模拟信号,经rc滤波网络初步滤去信号中的高频成分,然后经a/d转换后,变为数字信号。rc滤波网络、a/d转换构成了测试系统的前向通道。
中央处理单元以tms320vc33为主体,该dsp是一款高精度、大容量、宽功率范围的浮点处理器,具有高度的并行化,以及dma协处理器通道。同时,本设计还在系统中设置了1个64k×32位的数据存储器和512k×8位的程序存储器,与dsp共同构成了整个系统的存储系统。
可编程逻辑(cpld)是测试系统的硬件控制核心。其主要任务是控制a/d转换、产生存储系统的片选信号。
中断、复位子系统不仅起到系统复位的作用,同时还用来确定系统应用程序的位置。dsp根据此系统来装载应用程序并运行。
中断、复位
子系统设计
在本测试系统中,dsp需要单独地组成一个系统,因而把tms320vc33设置为微计算机模式,此时tms320vc33具有程序引导功能。当系统上电或复位时,tms320vc33监测4个中断管脚的状态,根据bootloader程序定位表来确定用户程序的地址,然后运行自身的bootloader程序把用户程序下载到指定地址空间。实现系统bootloader的复位电路如图2所示。
时钟电路的设计
tms320vc33的时钟,既可由外部提供,也可由板上的振荡器来提供,但外部时钟的精确度高、稳定性好、使用方便,因而本设计中使用了12mhz的外部时钟clkmd0 clkmd1=11的时钟模式,经内部5倍频后,产生60mhz 的系统时钟。
总线驱动
由于dsp的地址总线和数据总线的驱动能力有限,当负载较大时,需要用总线驱动对其负载能力进行扩展,以保证系统能稳定工作。本设计选用了ti公司的宽总线16位双向总线驱动器sn74lvth16245,它具有很高的集成度和性能。
存储子系统设计
存储器接口设计考虑的主要问题是:如何采用ep2rom+高速ram的配置方式来实现存储子系统。
ep2rom用来存放测试系统的程序和初始化数据,系统加电运行时,tms320vc33自动将程序和初始化数据从低速ep2rom装载到高速ram中。装载完毕后,程序在高速ram中全速运行。系统中存储器装载程序和初始化数据的ep2rom起始地址为400000h。同时系统中还扩展了64k高速ram,起始地址为100000h。此外,片选信号由系统中cpld来实现。
对于tms320vc33与ep2rom的接口,系统采用一片am29f040 (512k×8)实现了8位数据宽度的程序引导。ep2rom占用的地址空间为400000h~47ffffh。读ep2rom时插入的等待周期由软件来控制。
tms320vc33实时运行时的程序和数据都存放在快速ram中,因此快速ram与tms320vc33必须实现零等待接口。根据时序要求,当tms320vc33工作于60mhz时钟时,快速ram的存取速度必须小于13ns。本测试系统采用的快速ram是is61lv6416-8t,存取速度为8ns。由于这种快速ram的数据宽度是16位,而tms320vc33的数据宽度是32位,因此必须采用两片构成32位数据宽度,并令写使能信号与经过译码的写信号相连,输出使能信号与译码后的读信号相连。测试系统中的快速ram占用的地址空间为0x100000~0x110000。
通信子系统
在应变力测试系统中,为了把tms320vc33对采样信号的处理结果通过串口传送到pc机显示或作进一步处理,设计中采用ti 公司的tl16c550扩展异步通信芯片将dsp与pc机相连,以完成测试系统与pc机之间的通信。
在tl16c550与tms320vc33的串行通信中,虽然可以通过查询的方式工作,但这样会降低系统的性能。本设计通过tms320vc33的rxrdy和txrdy引脚引入外部中断,从而使系统工作在中断方式,保证了tms320vc33与pc机的高速通信。
此外,本测试系统利用tl16c550的串行通信接口与上位pc机完成信息的交换。此时由于rs-232电路电平与ttl电平不同,因此必须经过电平转换,设计中采用max232a来完成这一功能。
可编程逻辑器件—译码模块
测试系统中的译码模块主要用来实现dsp对片外存储器、i/o设备进行管理以及根据dsp提供的地址信号,给外部存储器、i/o设备分配不同的地址空间。对于本测试系统而言,编码方式主要考虑的是tms320vc33的接口能力问题。tms320vc33的地址空间总容量为16m,采用统一编址也不会对存储器容量造成太大的威胁。另外,tms320vc33没有专门的i/o指

相关IC型号

热门点击

 

推荐技术资料

业余条件下PCM2702
    PGM2702采用SSOP28封装,引脚小而密,EP3... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!