DDS作为分频器在锁相环中的应用研究
发布时间:2008/5/27 0:00:00 访问次数:707
直接数字合成(dds)频率源由于频率分辨率高、变换速度快,在通信、遥感测量、雷达等领域具有广阔的应用前景,但采用dds技术制作的频率合成器在使用中还必须解决低相位噪声和抑制杂散等问题,尤其当采用倍频、变频等方法将频率提高到微波频段后,该问题显得更加突出,此外还必须面对实现宽频带和降低成本的问题。
锁相环(pll)电路对输入信号相当于一个窄带跟踪滤波器,因此将dds输出信号作为参考信号驱动一个pll后不但可以大大抑制杂散信号,还可以方便地将频率信号倍频提高,但采取该方法会使输出信号的相位噪声恶化。而如果在环路中将压控振荡器(vco)的输出信号作为dds的输入信号,dds在电路中就成为一个分辨率极高的分频器,不仅能利用环路实现杂散抑制,同时也可使输出信号的相位噪声降低,而且由于不必采用高频晶体振荡器,系统成本也会大大降低,并很容易使整个电路采用混合电路工艺进行系统集成。
dds的工作原理如图1所示。频率控制字首先送入相位累加器中进行累加,然后通过正弦查表得到所需输出幅度的量化数值,最后将此数字幅度值送到d/a电路中,转换为频率的模拟幅度,如此周而复始,在dds的输出就产生了所需频率信号的波形。dds电路需要输入一个高的参考信号频率,而输出信号频率可以从直流一直到接近参考信号频率的一半,当相位累加器的位数足够高时,dds的输出频率近乎连续。
dds作为分频器在pll中应用的电路原理 [1]如图2所示。其特点是vco输出信号作为参考信号提供给dds,通过改变频率控制码改变输出频率(实际就是改变了输入输出频率比),由于pll的频率锁定作用,vco会被锁在一个频率上,以使dds输出信号等于参考频率,此时dds在环路中的作用就是一个可以实现非整数分频比的高精度分频器。
3降低输出信号杂散电平
dds的一个缺点是其较高的杂散电平,而d/a 变换器的性能是影响dds输出频谱纯度的关键,通常d/a位数越多输出波形越好,在频谱中信号纯度也就越好。但由于制作成本和工艺水平的限制,尤其当时钟频率很高时d/a位数不可能很多,而对于单片dds电路其内部就更难集成高位数d/a,且目前可供选择的产品也很有限,因此只能在电路的设计和使用中采取其他措施来降低杂散电平。
在电路设计中降低杂散采取的措施,首先是在 dds的输出加入带通滤波器滤掉离中心频率较远处的杂波,尤其是参考泄漏、镜像频率和谐波信号等幅度较强的信号,以免其对后面电路的工作产生影响;其次是将滤波后的信号波形进行整形,并经分频器再次分频后再进行鉴相,以进一步降低干扰信号。经过上述处理后,由于pll窄带跟踪滤波器的特性,频率合成器输出信号的频谱已经相当纯净,在中心频率远离锁相环路带宽以外的地方杂波抑制可达-80dbc以上。但pll对环路带宽以内或附近的杂波信号却毫无抑制作用,反而环路带宽以内的杂波抑制度还会随分频比 n的增加以20logn的db数恶化[2],因此一旦在某些频率上dds输出信号近端出现杂波,就会使合成器的输出信号杂波抑制也大大恶化。我们找到了一些输出信号近端杂波比较大的频率点,并用输出频谱纯净的信号源作为时钟测试,果然dds 输出信号近端也出现有杂波,当时钟频率改变或更换dds输出频率,近端杂波的状态随之改变。
为降低近端杂散,将频率合成器改进为图3的电路,这样当输出信号近端杂波较大时,就可以通过改变分频器m的分频比 nm和dds控制码,调整dds输出频率m×fr 到某一近端杂波较低的频率,从而保证输出信号的杂波抑制度。
dds输出信号的杂波主要是由于d/a变换时波形截断产生的,我们采用matlab软件编写了dds输出频率及其近端频谱分析程序,找到频带内在输出信号±200khz范围内出现的最大杂波谱功率与时钟频率之间的关系,并以此确定pll鉴相频率和 dds输出频率以及分频器m的最佳分频比nm 的组合值,使频率合成器输出杂波最低。
4环路参数分析
pll环路阶数增加可以在同样环路带宽的条件下提高带外抑制度,但增加了电路分析和设计的难度。在本设计中采用三阶有源滤波器设计,电路如图4所示,三阶环路对相位余量和环路稳定性的分析十分方便。
dds作为分频器在pll中应用的电路原理 [1]如图2所示。其特点是vco输出信号作为参考信号提供给dds,通过改变频率控制码改变输出频率(实际就是改变了输入输出频率比),由于pll的频率锁定作用,vco会被锁在一个频率上,以使dds输出信号等于参考频率,此时dds在环路中的作用就是一个可以实现非整数分频比的高精度分频器。
3降低输出信号杂散电平
dds的一个缺点是其较高的杂散电平,而d/a 变换器的性能是影响dds输出频谱纯度的关键,通常d/a位数越多输出波形越好,在频谱中信号纯度也就越好。但由于制作成本和工艺水平的限制,尤其当时钟频率很高时d/a位数不可能很多,而对于单片dds电路其内部就更难集成高位数d/a,且目前可供选择的产品也很有限,因此只能在电路的设计和使用中采取其他措施来降低杂散电平。
在电路设计中降低杂散采取的措施,首先是在 dds的输出加入带通滤波器滤掉离中心频率较远处的杂波,尤其是参考泄漏、镜像频率和谐波信号等幅度较强的信号,以免其对后面电路的工作产生影响;其次是将滤波后的信号波形进行整形,并经分频器再次分频后再进行鉴相,以进一步降低干扰信号。经过上述处理后,由于pll窄带跟踪滤波器的特性,频率合成器输出信号的频谱已经相当纯净,在中心频率远离锁相环路带宽以外的地方杂波抑制可达-80dbc以上。但pll对环路带宽以内或附近的杂波信号却毫无抑制作用,反而环路带宽以内的杂波抑制度还会随分频比 n的增加以20logn的db数恶化[2],因此一旦在某些频率上dds输出信号近端出现杂波,就会使合成器的输出信号杂波抑制也大大恶化。我们找到了一些输出信号近端杂波比较大的频率点,并用输出频谱纯净的信号源作为时钟测试,果然dds 输出信号近端也出现有杂波,当时钟频率改变或更换dds输出频率,近端杂波的状态随之改变。
为降低近端杂散,将频率合成器改进为图3的电路,这样当输出信号近端杂波较大时,就可以通过改变分频器m的分频比 nm和dds控制码,调整dds输出频率m×fr 到某一近端杂波较低的频率,从而保证输出信号的杂波抑制度。
dds输出信号的杂波主要是由于d/a变换时波形截断产生的,我们采用matlab软件编写了dds输出频率及其近端频谱分析程序,找到频带内在输出信号±200khz范围内出现的最大杂波谱功率与时钟频率之间的关系,并以此确定pll鉴相频率和 dds输出频率以及分频器m的最佳分频比nm 的组合值,使频率合成器输出杂波最低。
4环路参数分析
pll环路阶数增加可以在同样环路带宽的条件下提高带外抑制度,但增加了电路分析和设计的难度。在本设计中采用三阶有源滤波器设计,电路如图4所示,三阶环路对相位余量和环路稳定性的分析十分方便。