莱迪思公开IP核软微控制器
发布时间:2007/9/7 0:00:00 访问次数:262
莱迪思半导体公司(Lattice Semiconductor Corp.)发布一款8位“软”微控制器核——LatticeMico8,适用于现场可编程门阵列(FPGA)的LatticeECP、LatticeEC和LatticeXP系列,以及近期发布的跨越式可编程逻辑器件的MachXO系列。该公司还提供了一个新的开放的知识产权(IP)核的许可证,以消除限制IP使用的免费参考设计中的壁垒。此IP核许可运用了面向可编程逻辑应用的IP核开放源代码行动的许多概念。
经过针对莱迪思结构的优化,LatticeMico8微控制器在最小配置的情况下消耗的资源小于200个查找表(LUT),同时保持了大量的特性,包括:18位宽指令、32个通用寄存器、32字节的内部缓冲存储器、采用“端口”实现输入/输出(高达256个端口数)、可选的256字节外部缓存RAM、每个指令两个周期、莱迪思UART参考设计外设等。
除了核心设计采用Verilog之外,莱迪思还提供了一个汇编程序和一个指令集仿真器,都是源代码。为了展示LatticeMico8的特性和功能,有一个演示可供下载。它能让用户在30分钟内在莱迪思的评估板上实现一个工作着的设计。
为了进一步增强灵活性,设计被参数化了,以便容易地实现四种配置,各自针对不同用户的需求进行了优化:
16个寄存器,16字节的内部缓存RAM,无外部缓存RAM 32个寄存器,16字节的内部缓存RAM,无外部缓存RAM 32个寄存器,32字节的内部缓存RAM,无外部缓存RAM 32个寄存器,32字节的内部缓存RAM,外部缓存RAM
除了LatticeMico8微控制器,莱迪思还通过其ispLEVERCore合作伙伴Cast Inc和 Digital Core Design提供其它的8位微控制器的解决方案,包括8051和PIC。
与通常从FPGA厂商处获得的免费的IP核(也称为参考设计)不同,LatticeMico8通过一个新的开放的IP核许可协议来获得许可,这可以从莱迪思的网站上下载。该许可协议致力于与面向可编程逻辑的设计有关的特殊问题。通过允许用户更改此核并且分享他们的改动,开放的IP核许可证将鼓励用户开发和实验。
莱迪思半导体公司(Lattice Semiconductor Corp.)发布一款8位“软”微控制器核——LatticeMico8,适用于现场可编程门阵列(FPGA)的LatticeECP、LatticeEC和LatticeXP系列,以及近期发布的跨越式可编程逻辑器件的MachXO系列。该公司还提供了一个新的开放的知识产权(IP)核的许可证,以消除限制IP使用的免费参考设计中的壁垒。此IP核许可运用了面向可编程逻辑应用的IP核开放源代码行动的许多概念。
经过针对莱迪思结构的优化,LatticeMico8微控制器在最小配置的情况下消耗的资源小于200个查找表(LUT),同时保持了大量的特性,包括:18位宽指令、32个通用寄存器、32字节的内部缓冲存储器、采用“端口”实现输入/输出(高达256个端口数)、可选的256字节外部缓存RAM、每个指令两个周期、莱迪思UART参考设计外设等。
除了核心设计采用Verilog之外,莱迪思还提供了一个汇编程序和一个指令集仿真器,都是源代码。为了展示LatticeMico8的特性和功能,有一个演示可供下载。它能让用户在30分钟内在莱迪思的评估板上实现一个工作着的设计。
为了进一步增强灵活性,设计被参数化了,以便容易地实现四种配置,各自针对不同用户的需求进行了优化:
16个寄存器,16字节的内部缓存RAM,无外部缓存RAM 32个寄存器,16字节的内部缓存RAM,无外部缓存RAM 32个寄存器,32字节的内部缓存RAM,无外部缓存RAM 32个寄存器,32字节的内部缓存RAM,外部缓存RAM
除了LatticeMico8微控制器,莱迪思还通过其ispLEVERCore合作伙伴Cast Inc和 Digital Core Design提供其它的8位微控制器的解决方案,包括8051和PIC。
与通常从FPGA厂商处获得的免费的IP核(也称为参考设计)不同,LatticeMico8通过一个新的开放的IP核许可协议来获得许可,这可以从莱迪思的网站上下载。该许可协议致力于与面向可编程逻辑的设计有关的特殊问题。通过允许用户更改此核并且分享他们的改动,开放的IP核许可证将鼓励用户开发和实验。