位置:51电子网 » 技术资料 » 显示光电

双MIPS 32 4KcCPU在187MHz频率时有225MIPS

发布时间:2021/4/13 7:48:49 访问次数:271

在单处理器的机顶盒,处理器必须同时支持操作系统和音频流以及视频流的译码,这样就严重地限制了它的性能。

而uPD61120 SoC用一个处理器支持操作系统,另一个支持实时音频流以及视频流的译码。

这种安排极大地改善处理器的性能,增强了图像质量,支持更多音频标准格式。这种高度集成器件是由NEC的先进的0.13微米生产工艺制造的。

uPD61120 SoC的主要性能是:双MIPS 32 4KcCPU;在187MHz频率时有225MIPS.

制造商:Xilinx 产品种类:FPGA - 现场可编程门阵列 RoHS: 详细信息 产品:Spartan-3A 系列:XC3S200A 逻辑元件数量:4032 LE 输入/输出端数量:68 I/O 工作电源电压:1 V 最小工作温度:0 C 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:VQFP-100 商标:Xilinx 栅极数量:200000 分布式RAM:28 kbit 内嵌式块RAM - EBR:288 kbit 湿度敏感性:Yes 产品类型:FPGA - Field Programmable Gate Array 工厂包装数量:90 子类别:Programmable Logic ICs 商标名:Spartan

Actel第二代可重新编程的闪存ProASICPLUSFPGA系列提供高性能,系统速度高达100MHz,允许设计者在多电压的环境下无缝地在3.3V和2.5V器件之间接口。

该系列包括两个先进的时钟产生区块,每个区块有PLL核,延迟线和时钟乘法器/除法器。

在系统编程(ISP)通过IEEE标准1149.1 JTAG接口来实现。上电就工作"的单片APA075有多个PLL,支持高达27K位的两端口嵌入SRAM和158个用户设置的I/O端子。

此外,两个高速的低压正发射极耦合逻辑(LVPECL)差分输入对接收时钟或数据输入。

(素材来源:ttic和eccn.如涉版权请联系删除。特别感谢)

在单处理器的机顶盒,处理器必须同时支持操作系统和音频流以及视频流的译码,这样就严重地限制了它的性能。

而uPD61120 SoC用一个处理器支持操作系统,另一个支持实时音频流以及视频流的译码。

这种安排极大地改善处理器的性能,增强了图像质量,支持更多音频标准格式。这种高度集成器件是由NEC的先进的0.13微米生产工艺制造的。

uPD61120 SoC的主要性能是:双MIPS 32 4KcCPU;在187MHz频率时有225MIPS.

制造商:Xilinx 产品种类:FPGA - 现场可编程门阵列 RoHS: 详细信息 产品:Spartan-3A 系列:XC3S200A 逻辑元件数量:4032 LE 输入/输出端数量:68 I/O 工作电源电压:1 V 最小工作温度:0 C 最大工作温度:+ 85 C 安装风格:SMD/SMT 封装 / 箱体:VQFP-100 商标:Xilinx 栅极数量:200000 分布式RAM:28 kbit 内嵌式块RAM - EBR:288 kbit 湿度敏感性:Yes 产品类型:FPGA - Field Programmable Gate Array 工厂包装数量:90 子类别:Programmable Logic ICs 商标名:Spartan

Actel第二代可重新编程的闪存ProASICPLUSFPGA系列提供高性能,系统速度高达100MHz,允许设计者在多电压的环境下无缝地在3.3V和2.5V器件之间接口。

该系列包括两个先进的时钟产生区块,每个区块有PLL核,延迟线和时钟乘法器/除法器。

在系统编程(ISP)通过IEEE标准1149.1 JTAG接口来实现。上电就工作"的单片APA075有多个PLL,支持高达27K位的两端口嵌入SRAM和158个用户设置的I/O端子。

此外,两个高速的低压正发射极耦合逻辑(LVPECL)差分输入对接收时钟或数据输入。

(素材来源:ttic和eccn.如涉版权请联系删除。特别感谢)

热门点击

 

推荐技术资料

按钮与灯的互动实例
    现在赶快去看看这个目录卞有什么。FGA15N120AN... [详细]
版权所有:51dzw.COM
深圳服务热线:13751165337  13692101218
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!