位置:51电子网 » 技术资料 » IC/元器件

低电压8寄存收发器

发布时间:2007/8/28 0:00:00 访问次数:577

Fairchild公司LVTH543 8收发器包含两组D锁存器,用于不同方向数据流的暂存。分离的锁存使能和输出使能输入为每个寄存不同方向的数据流提供输入和输出独立控制。

LVTH543数据输入包括线保持,不需要外部上拉电阻器保持不用的输入。

这种8寄存发器是为低电压(3.3V)Vcc应用设计的,但能为5V环境提供TTL接口。

LVTH543逻辑框图示于图1.图中A0~A7~A端输入或3态输出,B0~B7~B端输入或3态输出,OEAB和OEBA~输出使能输入,LEAB和LEBA~锁存使能输入,CEAB和CEBA~片使能输入。

数据I/O控制各信号状态,见表1。例如,数据汉从A到B,则A到B使能(CEAB)输入必须为低态,为了从A端口输入数据或从B端口取数据。随着CEAB为低态,在LEAB输入线的低态信号使A到B锁存器透明;随后LEAB线低到高态变换使A锁存器处于存储模式而且输出不再随A输入变化。当CEAB和OEAB都为低态时,B输出缓冲器有效并反映呈现在A锁存器输出的数据。B到A数据流控制与此类似,但所用信号为CEBA、LEBA和OEBA。

表1 数据I/O控制表


CEAB
输入
LEAB
OEAB 锁存状态 输出缓冲
H X X 被锁存 高阻抗
X H X 被锁存 -
L L X 透明 -
X X H - 高阻抗
L X L - 驱动


Fairchild公司LVTH543 8收发器包含两组D锁存器,用于不同方向数据流的暂存。分离的锁存使能和输出使能输入为每个寄存不同方向的数据流提供输入和输出独立控制。

LVTH543数据输入包括线保持,不需要外部上拉电阻器保持不用的输入。

这种8寄存发器是为低电压(3.3V)Vcc应用设计的,但能为5V环境提供TTL接口。

LVTH543逻辑框图示于图1.图中A0~A7~A端输入或3态输出,B0~B7~B端输入或3态输出,OEAB和OEBA~输出使能输入,LEAB和LEBA~锁存使能输入,CEAB和CEBA~片使能输入。

数据I/O控制各信号状态,见表1。例如,数据汉从A到B,则A到B使能(CEAB)输入必须为低态,为了从A端口输入数据或从B端口取数据。随着CEAB为低态,在LEAB输入线的低态信号使A到B锁存器透明;随后LEAB线低到高态变换使A锁存器处于存储模式而且输出不再随A输入变化。当CEAB和OEAB都为低态时,B输出缓冲器有效并反映呈现在A锁存器输出的数据。B到A数据流控制与此类似,但所用信号为CEBA、LEBA和OEBA。

表1 数据I/O控制表


CEAB
输入
LEAB
OEAB 锁存状态 输出缓冲
H X X 被锁存 高阻抗
X H X 被锁存 -
L L X 透明 -
X X H - 高阻抗
L X L - 驱动


上一篇:基于嵌入式系统的隔离硬件设计

上一篇:FPGA/CPLD技术在便携式设备的防盗窃应用

相关技术资料
7-7​AMOLED显示驱动芯片关键技术及应用
7-7​CMOS图像传感器技术参数设计
7-7​GB300 超级芯片应用需求分析
7-74NP 工艺​NVIDIA Blackwell 架构 GPU
7-7​GB300 芯片、NVL72 系统和液冷技术探究
7-7​首个最新高端芯片人工智能服务器系统
7-5CV/CC InnoSwitch3-AQ 开关电源 IC
7-5​URF1DxxM-60WR3系列应用前景分析
7-5​1-6W URA24xxN-xxWR3G系列优势特征
7-5闭环磁通门信号调节芯片NSDRV401
7-5SK-RiSC-SOM-H27X-V1.1应用探究
7-5​RISC技术8位微控制器参数设计
相关IC型号

热门点击

 

推荐技术资料

单片机版光立方的制作
    N视频: http://v.youku.comN_sh... [详细]
版权所有:51dzw.COM
深圳服务热线:13692101218  13751165337
粤ICP备09112631号-6(miitbeian.gov.cn)
公网安备44030402000607
深圳市碧威特网络技术有限公司
付款方式


 复制成功!